在FPGA中为何要区分数字电源和模拟电源啊?是怎么区分的呢?
时间:10-02
整理:3721RD
点击:
[img]file:///C:\Users\fangkai\AppData\Roaming\Tencent\Users\1263906294\QQ\WinTemp\RichOle\MT}19W4P28P)DF8U[FA3ODH.png[/img]例如图中的例子。求大神讲一下原理。谢谢
这样一个power tree能理解吗?整个系统里,只要电流要求不高,所有电平一致的电源都可以用一颗DCDC或LDO来供电,但为了有所区别,使硬件性能更好,不同电源之间一般都会用磁珠来隔离一下。至于电容,看你那个原理图,都是0.1uF的电容,一般芯片的每一个电源引脚都会放一颗0.1uF的电容来吸收纹波,提高系统稳定性。当然,如果+1.8VD_AD或+1.8VA_AD电流比较大,可以放一颗1uF甚至10uF电容,提高电源稳定性。
上面的图并没有分模拟数字地,只是针对不同的电源部分,将1.8v电源通过磁珠分成了两组,吸收纹波的同时防止后端电源的异常导致前端电源也出现意外。
那右边的电是有左边转化过来的吗?还有电容值为何这样取值啊,无论电压多大电容值都是固定的吗?
这样一个power tree能理解吗?整个系统里,只要电流要求不高,所有电平一致的电源都可以用一颗DCDC或LDO来供电,但为了有所区别,使硬件性能更好,不同电源之间一般都会用磁珠来隔离一下。至于电容,看你那个原理图,都是0.1uF的电容,一般芯片的每一个电源引脚都会放一颗0.1uF的电容来吸收纹波,提高系统稳定性。当然,如果+1.8VD_AD或+1.8VA_AD电流比较大,可以放一颗1uF甚至10uF电容,提高电源稳定性。
学海无涯苦作舟
哦哦好的。谢谢小编。