上下同步码sync_UL和下行同步码sync_DL的长度不一样对吗
时间:11-23
整理:3721RD
点击:
如题。
UPPTS sync_UL 128chips 共256个 那么每个sync_UL(上行同步码为)0.5chips
DwPTS sync_DL 64chips 共32个 那么每个sync_DL(下行同步码为)2chips
UPPTS sync_UL 128chips 共256个 那么每个sync_UL(上行同步码为)0.5chips
DwPTS sync_DL 64chips 共32个 那么每个sync_DL(下行同步码为)2chips
UPPTS sync_UL 128chips 共256个,是指共有256个128chips的上行同步码,那么一个时隙上是有1个UPPTS sync_UL吗 还是256个呢
一个UPPTS为160chips,其中GP占32chips,sync_ul为128chips,这是一个上行同步码,并不是256个, SYNC_UL共256个,分32组,每8个SYNC_UL对应一个SYNC_DL;
同样,DWPTS共96chips,GP占32个,SYNC_DL为64chips,共有32个SYNC_DL,每个长度为64chips。