TD的HSDPA中码道的速率是多少?
一个时隙含有两个数据块,共352*2=704个chips
sf=1时,单时隙的符号数达到理论最大值:704个符号
在16QAM调制方式下,单时隙最大理论速率 704*4/5ms=562.8kbps
采用AMC技术后,信道条件好时不需要增加冗余编码,单时隙速率可以达到562.8kbps
上、下行时隙1:5配置时,最大理论速率:
562.8k*5=2.814Mbps
非要算单个码道的速率那就是 562.8/16=35.175Kbps
8.8k*4=35.2kbps
对于R4单码道:
TD-SCDMA无线帧中一个5ms的突发含有两个数据块,共704个chip,对于不 同的扩频因子t对应不同的符号数是704/t 。
R4的SF=16,一个SF=16(基本RU)的符号数是704/16=44
在QPSK的调制方式下2bit代表一个符号,所以SF=16的码道速率为 44*2/5ms=17.6kbit/s 采用1/2的编码方式,因此实际的单码道速率为8.8Kbit/s.
对于HSDPA来说: 假设条件:SF=1,采用16QAM调制,HARQ的损耗情况暂时不考虑:
1)若采用1:5的配置,每时隙传输的比特数为: 704×4(16AQM调制)=2816bits 每个子帧:2816×5(5个时隙传下行)=14080bits 则:传输速率:14080/0.005=2.816Mbps
2)若采用满时隙配置,即6个时隙全部用于传下行数据,则传输速率: (2816*6)/0.005=3.38Mbps 故单载波的HSDPA的传输速率是2.8Mbps(理论值);多载波HSDPA的传输速率是: 3.38*2+2.816=9.576Mbps,近似为9.6Mbps。
楼上的解释有点问题,暂时还没有搞明白
1、1:5配置时,下行SCCH配置在什么地方
2、6时隙全部下行,他的伴随时隙配置在什么地方。当前协议仍不支持。
1. 一个时隙含有两个数据块,共352×2=704个chips
2. SF=1时,单时隙的符号数达到理论最大值:704个符号
3. 在16QAM调制方式下,单时隙最大理论速率704*4/5ms=562.8kbps
4. 采用AMC技术后,信道条件好时不需要增加冗余编码,单时隙速率可以达562.8kbps
5.上、下行时隙1:5配置时,最大理论速率:562.8k×5=2.814Mbps
3:3 1.6M
2:4 2.2M
码片速率貌似是1.28mbps。TD理论下载速度可以达到2.8Mbps
同意abenmo的答案哈。
happytiger的答案有错误
3:3的配置是不达不到1.6的,因为这样下行只能有两个TS配置成HS,另外一个TS要配置HS-SCCH 704*4*2*200 大概是1.13M