数据处理指令之:RSC带进位的翻转减指令
6.8 RSC带进位的翻转减指令
1.指令的编码格式
RSC(Reverse Subtract with Carry)带进位的翻转减操作指令,从寄存器shifter_operand>中减去Rn>表示的数值,再减去寄存器CPSR中C条件标志位的反码(NOT(Carry Flag)),并将结果保存到目标寄存器Rd>中,并根据指令的执行结果设置CPSR中相应的标志位。
指令的编码格式如图6.9所示。
图6.9 RSC指令的编码格式
2.指令的语法格式
RSC{cond>}{S} Rn>,Rn>,shifter_operand>
① cond>
为指令编码中的条件域。它指示指令在什么条件下执行。当cond>忽略时,指令为无条件执行(cond=AL(Alway))。
② S>
详见SUB指令。
③ Rd>
指定目标寄存器。
④ Rn>
指定第一个源操作数寄存器。
⑤ shifter_operand>
使用ARM的通用寻址模式确定第二个源操作数。它影响指令编码格式中的I(bit[25])位和shifter_operand(bits[11∶0])位。
注意 | 当指令的编码格式中I位等于0,并且移位操作数shifter_operand中bit[7]和bit[4]也都等于1,则指令并非RSC指令。详情请参阅ARM系统结构参考手册。 |
3.指令操作的伪代码
指令操作的伪代码如下面程序段所示。
If ConditionPassed{cond} then
Rd= shifter_operand-Rn-NOT{C Flag}
If S==1 and Rd==r15 then
CPSR=SPSR
Else if S==1 then
N flag=Rd[31]
Z flag=if Rd==0 then 1 else 0
C flag=NOT BorrowFrom{shifter_operand - Rn -NOT{C Flag}}
V flag=OverflowFrom{shifter_operand - Rn -NOT{C Flag}}
4.指令举例
RSC指令举例。
下面程序使用RSC指令实现求64位数值的负数。
RSBS R2,R0,#0;
RSC R3,R1,#0;
数据处理指令 RSC 带进位的翻转减 微处理器 ARM 相关文章:
- ARM指令寻址方式之: 数据处理指令的寻址方式(08-13)
- 数据处理指令之:AND逻辑与指令(08-13)
- 数据处理指令之:SUB减操作指令(08-13)
- 数据处理指令之: RSB减翻转指令(08-13)
- 数据处理指令之: ADD加操作指令(08-13)
- 数据处理指令之: TST测试指令(08-13)