微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 嵌入式设计 > ARM 核的命名规则

ARM 核的命名规则

时间:11-10 来源:互联网 点击:
ARM命名规则如下:

ARM {x} {y} {z} {T} {D} {M} {I} {E} {J} {F} {S}

x:系列

x=7表示ARM7处理器;

x=9表示ARM9处理器;

x=10表示ARM10处理器;

x=11表示ARM11处理器;

y: 存储单元/保护单元。

y=2 表示带Cache和MMU;

y=3 表示物理地址标记的Cache和MMU;

y=4表示Cache和MPU;

y=6 表示写缓冲但无cache大小。

z: Cache.

z=0表示标准Cache大小;

z=2表示缩小的Cache;

z=6表示包含紧密耦合SRAM(TCM)。

T:支持Thumb指令集,ARM V6及以后的内核都自动包含T。

D:支持片上Debug。

M:内嵌硬件乘法器。

I:嵌入式ICE,支持偏上断点和调试点。

E:DSP运算的增强指令。

J:使用Jazelle技术。

F:ARM核通过向浮点(VFP)结构支持硬件浮点。

S:和综合版本,意味这处理器内核是以源代码形式提供的。这种源代码形式又可以被编译成一种易于EDA工具使用的形式。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top