微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 电源设计 > 一种保证电源电压时序的电路

一种保证电源电压时序的电路

时间:04-18 来源:电子产品世界 点击:

当今数字IC通常都要求复杂的电压时序。本文所示的时序电路仅需在电源中增加两个元件(光耦合器,电阻器)就能保证合适的电压时序。

假设DC-DC变换器的ON/OFF引脚为低态表示接通,悬空表示关闭(见图1)。在此实例中5V需要在3.3V之前接通。5V变换器的ON/OFF引脚接低电平。当光耦合器(图1中的U2)关断时3.3V变换器的ON/OFF引脚保持悬空状态。

当加电时,5V变换器接通,随着5V上升,光电耦合器最终将导通,接通3.3V变换器(对于非隔离应用可用一个晶体管替代光耦合器)。

很多采用多电压的逻辑IC限制所允许的5V和3.3V之间电压差达2.5V左右,采用图1所示电路,若在3.3V启动前,5V DC-DC变换器达到5V,则可以超过所允许的5V和3.3V之间电压差限值。假定DC-DC变换器输出变化是由变换器的调整引脚调谐。很多变换器标出调整指标为±5%,但往往由调整引脚获得的输出可能低些。

在Q1基极发射极、D1、D2和D3导通时限制电压。Q1导通,使Q2导通,导致调整引脚向下调谐。因此,5V输出在3.3V输出之上从2V到2.5V调整。实际的调整电压将依赖于结导通。根据所选变换器确定R2值。

肖特基二极管D4用于防止5V输出比3.3V输出低0.7V以上。

假若没有电压差要求,但3.3V不应接通直到5V输出达到其输出值的10%~15%时为止,则增加二极管或一个齐纳管与R3串联即可。(鲁)

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top