微波EDA网,见证研发工程师的成长! 2025濠电姷鏁告慨鎾儉婢舵劕绾ч幖瀛樻尭娴滅偓淇婇妶鍕妽闁告瑥绻橀弻锝夊箣閿濆棭妫勭紒鐐劤濞硷繝寮婚悢鍛婄秶闁告挆鍛缂傚倷鑳舵刊顓㈠垂閸洖钃熼柕濞炬櫆閸嬪棝鏌涚仦鍓р槈妞ゅ骏鎷�04闂傚倸鍊搁崐鎼佸磹閹间礁纾瑰瀣捣閻棗銆掑锝呬壕濡ょ姷鍋為悧鐘汇€侀弴銏℃櫆闁芥ê顦純鏇㈡⒒娴h櫣甯涢柛鏃€娲熼獮鏍敃閵堝洣绗夊銈嗙墱閸嬬偤鎮¢妷鈺傜厽闁哄洨鍋涢埀顒€婀遍埀顒佺啲閹凤拷29闂傚倸鍊搁崐鎼佸磹閹间礁纾瑰瀣捣閻棗銆掑锝呬壕濡ょ姷鍋為悧鐘汇€侀弴銏℃櫇闁逞屽墰缁絽螖娴h櫣顔曢梺鐟扮摠閻熴儵鎮橀埡鍐<闁绘瑢鍋撻柛銊ョ埣瀵濡搁埡鍌氫簽闂佺ǹ鏈粙鎴︻敂閿燂拷 闂傚倸鍊搁崐鎼佸磹閹间礁纾瑰瀣捣閻棗銆掑锝呬壕濡ょ姷鍋為悧鐘汇€侀弴銏犖ч柛灞剧煯婢规洖鈹戦缁撶細闁告鍐f瀺鐎广儱娲犻崑鎾舵喆閸曨剛锛涢梺鍛婎殕婵炲﹪鎮伴鈧畷鍫曨敆婢跺娅屽┑鐘垫暩婵挳骞婃径鎰;闁规崘顕ч柨銈嗕繆閵堝嫯鍏岄柛娆忔濮婅櫣绱掑Ο鑽ゎ槬闂佺ǹ锕ゅ﹢閬嶅焵椤掍胶鍟查柟鍑ゆ嫹婵犵數濮烽弫鍛婃叏閻戣棄鏋侀柟闂寸绾剧粯绻涢幋娆忕仾闁稿鍊濋弻鏇熺箾瑜嶉崯顐︽倶婵犲洦鈷戦柟绋挎捣缁犳挻銇勯敂璇茬仯缂侇喖顭烽、娑㈡倷鐎电ǹ寮抽梻浣虹帛濞叉牠宕愰崷顓涘亾濮樼偓瀚�
首页 > 硬件设计 > 电源设计 > 工程师设计手册:集成“硬”IP模块的几点建议

工程师设计手册:集成“硬”IP模块的几点建议

时间:10-05 来源:互联网 点击:


  对“硬”IP模块—那些以GDSII数据库形式提交的模块—的集成,让系统设计工程师能够把某些过去不得不在公司内部开发的模块外包出去,从而把重点放在他们的核心竞争力上。因此,购买和集成硬IP模块正成为SoC设计工程师的一种工作方式。从A/D转换器到ZigBee收发器,几乎每一种功能都有现成的IP模块。

  选择合格的IP供应商对于成功地实现IP集成是头等大事。为了实现该目标,虚拟插座接口联盟(VSIA)和无晶圆厂半导体协会(FSA)正与企业携手开发针对硬IP模块及其供应商的标准和客观的质量衡量标准。

  过去几年在提交这种IP期间,Impinj公司经历了各种IP的集成,其中,不乏一帆风顺的成功案例和损失惨重的败绩。如果遵循下列建议,就可以避免大部分的问题。

  建议

  1. 要阅读所有的文档

  据Impinj估计,在集成过程中出现的问题当中,大约75%的问题来自用户没有完全阅读所有的文档,这些文档不仅仅包括数据表,还有所发布的各种注释。大多数IP供应商在提交清晰和简洁的文档方面表现出色,设计工程师和项目经理通过阅读这些文档将获益匪浅。

  2. 要完全验证工艺细节

  跟软IP不一样,硬IP模块通常是针对特定的工艺节点—包括代工厂、几何尺寸、特性和I/O选项—开发并进行质量认证的。在先进的工艺节点,这些细节变得更为重要。

  3. 要了解你要集成的IP模块的成熟度

  确保项目的风险容许量与整个IP模块的风险相一致。VSIA正在开发一种硬IP质量衡量标准,以便对IP模块质量的优缺点提供一个客观的评价。

  4. 要利用由IP供应商提供的仿真工具

  大多数IP提供商在提交最终硬IP模块时,甚至之前,就一起提供Verilog模型和测试平台。在初始设计阶段,利用这些工具就能够对功能和时序要求进行100%的确认,并增加最终流片成功的可能性。

  5. 要规划好测试方式

  所有的IP模块都需要经过测试,因此,掌握每一个模块的特定测试要求是至关重要的。采取这种方式进行设计,你就可以把数据提交给IP模块并观察从其返回的信号。有时侯,这些模块可以被集成到标准的扫描链中;而其它的情形可能需要专用的测试模式。

  闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾剧懓顪冪€n亝鎹i柣顓炴閵嗘帒顫濋敐鍛婵°倗濮烽崑娑⑺囬悽绋垮瀭濡わ絽鍟粻娑樏归敐鍛础缂佸鑳剁槐鎾诲磼濮橆兘鍋撻悜鑺ュ€块柨鏇氱劍閹冲矂姊绘担鍛婂暈闁荤喆鍎抽幑銏狀潨閳ь剙顕f繝姘亜缁炬媽椴搁弲顒勬⒑閹稿海绠撴繛璇х到鏁堟俊銈呮噺閸嬧剝绻濇繝鍌涘櫣妞わ絽銈搁幃浠嬵敍濞戞ɑ璇為梺璇″枟閻燂妇鎹㈠┑瀣倞闁靛ě鍐ㄥ婵犵數濮烽弫鎼佸磹椤栫偛鐒垫い鎺戝绾惧鏌熼崜褏甯涢柣鎾寸洴閹鏁愭惔鈥茬敖婵犫拃鍐粵闁逛究鍔嶇换婵嬪川椤曞懍鍝楅梻浣告贡閹虫挾鈧氨澧楁穱濠囧箹娴h倽銊╂煥閺冣偓閸庡磭绱為幒妤佲拻闁稿本鐟ㄩ崗宀勬煙閾忣偅宕岀€规洜鏁诲浠嬵敇閻愭鍞甸梻浣芥硶閸o箓骞忛敓锟�...

  对于大多数硬IP集成流程,关注的焦点在于前端的规划,在实际的IP集成过程中,大部分的问题都出现在这个阶段。通过遵循这里提出的一些简单的指引,大部分的问题都可以避免。

  不建议

  1. 认为IP模块不存在版图的限制

  许多硬IP模块都存在不允许走高速或高噪声信号的“禁止布线区”。IP模块也可能需要针对晶圆平坦度的特殊定位,而如果在版图中出现IP模块的旋转的话,其性能就会下降。如果提前掌握IP模块的版图限制条件,围绕其进行规划就容易得多。

  2. 认为针对IP模块的物理集成方法与SoC的其它部分相同

  首先,最重要的是要对GDSII层映射进行匹配。例如,对于高性能模拟模块,IP供应商通常采用定制DRC或LVS平台来验证其设计。这些平台通常与标准代工厂的平台兼容,但是将生成一系列已知的错误和违规。IP供应商应该在整个设计工具包文档中包含各种预期的违规。

  3. 忽视IP模块周围的金属覆盖

  必须确保两个条件:(1) IP模块本身满足所有需要的金属覆盖规则;(2) 在IP模块周围,整个SoC已经包含了足够的填充金属,以保证整个设计将满足所有区域中的覆盖规则。

  4. 认为已经包含了ESD和止锁焊盘

  采用Impinj公司的IP模块,我们希望集成商提供经过验证的ESD和对所有焊盘的止锁保护功能,高电压输入除外。

  5. 忽视电压的要求

  IP模块将详细说明模块输入端的电压要求。在SoC电源引脚和内部IP互连之间的电压降可能造成IP上的电压落在规范要求之外,即使主供电电压在规范之内。此外,要核查电源上电顺序的要求。理想情况下,要从开始就了解IP模块对电源上电顺序的要求,以确保其满足整个应用的要求。

閻忓繐瀚伴。鑸电▔閹捐尙鐟归柛鈺冾攰椤斿嫰寮▎鎴旀煠闁规亽鍔忓畷锟�

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top