微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 电源设计 > DC/DC变换器技术现状及未来

DC/DC变换器技术现状及未来

时间:09-17 来源:互联网 点击:
分布式电源系统应用的普及推广以及电池供电移动式电子设备的飞速发展,其电源系统需用的DC/DC电源模块越来越多。对其性能要求越来越高。除去常规电性能指标以外,对其体积要求越来越小,也就是对其功率密度的要求越来越高,对转换效率要求也越来越高,也即发热越来越少。这样其平均无故障工作时间才越来越长,可靠性越来越好。因此如何开发设计出更高功率密度、更高转换效率、更低成本更高性能的DC/DC转换器始终是近二十年来电力电子技术工程师追求的目标。例如:二十年前Lucent公司开发出第一个半砖DC/DC时,其输出功率才30W,效率只有78%。而如今半砖的DC/DC输出功率已达到300W,转换效率高达93.5%。  

从八十年代末起,工程师们为了缩小DC/DC变换器的体积,提高功率密度,首先从大幅度提高开关电源的工作频率做起,但这种努力结果是大幅度缩小了体积,却降低了效率。发热增多,体积缩小,难过高温关。因为当时MOSFET的开关速度还不够快,大幅提高频率使MOSFET的开关损耗驱动损耗大幅度增加。工程师们开始研究各种避开开关损耗的软开关技术。虽然技术模式百花齐放,然而从工程实用角度仅有两项是开
发成功且一直延续到现在。一项是VICOR公司的有源箝位ZVS软开关技术;另一项就是九十年代初诞生的全桥移相ZVS软开关技术。  

有源箝位技术历经三代,且都申报了专利。第一代系美国VICOR公司的有源箝位ZVS技术,其专利已经于2002年2月到期。VICOR公司利用该技术,配合磁元件,将DC/DC的工作频率提高到1MHZ,功率密度接近200W/in3,然而其转换效率却始终没有超过90%,主要原因在于MOSFET的损耗不仅有开关损耗,还有导通损耗和驱动损耗。特别是驱动损耗随工作频率的上升也大幅度增加,而且因1MHZ频率之下不易采用同步整流技术,其效率是无法再提高的。因此,其转换效率始终没有突破90%大关。  

为了降低第一代有源箝位技术的成本,IPD公司申报了第二代有源箝位技术专利。它采用P沟MOSFET在变压器二次侧用于forward电路拓朴的有源箝位。这使产品成本减低很多。但这种方法形成的MOSFET的零电压开关(ZVS)边界条件较窄,在全工作条件范围内效率的提升不如第一代有源箝位技术,而且PMOS工作频率也不理想。  

为了让磁能在磁芯复位时不白白消耗掉,一位美籍华人工程师于2001年申请了第三代有源箝位技术专利,并获准。其特点是在第二代有源箝位的基础上将磁芯复位时释放出的能量转送至负载。所以实现了更高的转换效率。它共有三个电路方案:其中一个方案可以采用N沟MOSFET。因而工作频率较高,采用该技术可以将ZVS软开关、同步整流技术、磁能转换都结合在一起,因而它实现了高达92%的效率及250W/in3以上的功率密度。(即四分之一砖DC/DC做到250W功率输出及92%以上的转换效率)  

我们给出三代产品的等效电路,读者可从其细节品味各自的特色。有关有源箝位技术近年论文论述颇多,此处不多赘述。  

全桥移相ZVS软开关技术,从90年代中期风靡大功率及中功率开关电源领域。该电路拓朴及控制技术在MOSFET的开关速度还不太理想时,对DC/DC变换器效率的提升起了很大作用。但是工程师们为此付出的代价也不小。第一个代价是要增加一个谐振电感。它的体积比主变压器小不了多少(约1/2左右),它也存在损耗,此损耗比输出滤波电感损耗也小不了太多。第二个代价是丢失了8"10%的占空比,这种占空比的丢失将造成二次侧的整流损耗。所以弄得不好,反而有得不偿失的感觉。第三,谐振元件的参数需经过调试,能适应工业生产用的准确值的选定是要花费较多的时间,试验成本较高。此外,因同步整流给DC/DC效率的提高带来实惠颇多,而全桥移相对二次侧同步整流的控制效果并不十分理想。例如:第一代PWM ZVS全桥移相控制器,UC3875及UCC3895只控制初级侧。若要提供准确的控制同步整流的信号需另加逻辑电路。第二代全桥移相PWM控制器如LTC1922-1、LTC3722-1/-2,虽然增加了对二次侧同步整流的控制信号,在做好ZVS软开关的同时做好二次侧的同步整流。但仍旧不能十分有效地控制好二次侧的ZVS ZCS同步整流,而这是提高DC/DC变换器效率最有效的措施。UCC3722-1/-2的另一个重大改进是减小谐振电感的感量,这不仅缩小了谐振电感的体积,而且降低了损耗,占空比的丢失也减小了许多.这里我们给出LTC3722加上同步整流的控制电路,由业界工程师们自己去分析对照。

在DC/DC业界,应该说,软开关技术的开发、试验、直到用于工程实践,费力不小,但收效却不是太大。花在这方面的精力和资金还真不如半导体业界对MOSFET技术的改进。经过几代MOSFET设计工业技术的进步,从第一代到第八代。光刻工艺从5μM进步到0.5μM。完美晶格的外延层使我们将材料所选择的电阻率大幅下降。加上进一步减薄的晶片。优秀的芯片粘结焊接技术,使当今的MOSFET (例如80V40A)导通电阻降至5mΩ以下,开关时间已小于20ns,栅电荷仅20nc,而且是在逻辑电平下驱动即可。在这样的条件下,同步整流技术获得了极好的效果,几乎使DC/DC的效率提高了将近十个百分点。效率指标已经普遍进入了>90%的范围。

目前,自偏置同步整流已经普遍用于5V以下的低压小功率输出。自偏置同步整流用法简单易行,选择好MOSFET即告成功,此处不多述。  

而对于12V以上至20V左右的同步整流则多采用控制驱动IC,这样可以收到较好的效果。ST公司的STSR2和STSR3可以很好地用于反激变换电路及正激变换电路。我们给出其参考电路。线性技术公司的LTC3900和LTC3901则是去年才推出的更优秀的同步整流控制IC.采用IC驱动的同步整流电路中,应该说最好的还是业界于2002年才正式使用的ZVS,ZCS同步整流电路,它将DC/DC转换器的效率带上了95%这一历史性台阶。  

ZVS,ZCS同步整流只适用初级侧为对称型电路拓朴,磁芯可以双向工作的场合。即推挽、半桥以及全桥硬开关的电路。二次侧输出电压24V以下,输出电流较大的场合,这时可以获得最佳的效果。我们知道,对于传输同样功率高压小电流硬开关的损耗要比低压大电流硬开关时的损耗低很多。我们利用这种性能将PWM的输出信号经过变压器或高速光耦传输至二次侧,适当处理其脉宽后,再去驱动同步整流的MOSFET。让同步整流的MOSFET在其源漏之间没有电压,不流过电流时开启及关断。只要此时同步整流的MOSFET的导通电阻足够小,栅驱动电荷足够小,就能大幅度地提升转换效率。最高的95%的转换效率即是这样获得的,业界将其称为CoolSet,即冷装置,不再需要散热器和风扇了。  

这种电路拓朴的输出电压在12V、15V输出时效率最高,电压降低或升高,效率随之下降。输出电压超过28V时,将与肖特基二极管整流的效果相当。输出电压低于5V时采用倍流整流会使变压器利用更充分,转换效率也会更高。  

在ZVS及ZCS同步整流技术应用于工程获得成功后,人们在不对称电路拓朴中也在进行软开关同步整流控制的试验。例如已经有了有源箱位正激电路的同步整流驱动(NCP1560),双晶体管正激电路的同步整流驱动(LTC1681及LTC1698)但都未取得如对称型电路拓朴的ZVS,ZCS同步整流的优良效果。  

近来,TI的工程师采用予捡测同步整流MOSFET开关状态,然后用数字技术调整MOSFET开关时间的方法突破性的做出ZVS的同步整流,从而解决了非对称电路的软开关同步整流,详情见专题论述。

近年来,复合电路拓朴也迅速发展起来,这种电路拓朴的集中目标都在于如何让同步整流部分的效率做到最佳状态。当初级电压变化一倍时,二次侧的占空比会相应缩小一半。而MOSFET的源漏电压却升高一倍。这意味着我们必须选择更高耐压的同步整流用MOSFET。我们知道,从半导体技术来分析MOSFET这种器件,当其耐压高一倍时,其导通电阻会扩大两倍。这对于用做同步整流十分不利,于是我们设想可否将二次侧同步整流的MOSFET的工作占空比定在48%"50%。这样我们选择比输出电压高2.5倍的MOSFET就可以了。例如:3.3V输出电压时同步整流MOSFET的耐压选12V档就可以了。而占空比变化大的我们就得选20V甚至30V的MOSFET,大家对比一下,12V的MOSFET会比20V的MOSFET的导通电阻小很多!正是基于这样一种思维,美国业界工程师先后搞出了多个复合电路拓朴。  

第一家申请专利的是美国SynQor公司,它的电路为Buck加上双组交互forward组合技术。第一级是同步整流的Buck电路,将较高的输入电压(36"75V)降至某一中间值如26V。控制两管占空比在30"60%工作。第二级为两组交互forward电路。各工作在50%占空比,而且两者输出相位相差180o刚好互补。变压器仅为隔离使用,其磁密和电密都处在最佳状态。Buck级只要输出滤波电感,而forward级在整流后只要输出滤波电容。如此情况下SynQor产品获得了92%以上的转换效率。下面给出其电路,其控制IC就是我们熟知的UCC3843。它利用一颗IC巧妙地控制了上述全部功能。

第二家申请专利的是美国国家半导体公司,它的电路为Buck加上一组对称拓朴(推挽、半桥、全桥)。第一级与SynQor公司相同,而第二级则为对称型电路拓朴。这样就可方便地实现ZVS,ZCS同步整流,它的同步整流不仅是ZVS,ZCS软开关的,而且是最大占空比条件下的同步整流。如此情况下,它获得了94%的转换效率,下面给出其电路,见图:限于两级交联其效率毕竟为两级的乘积,因此这种方式的最高效率还是受到限制。

国家半导体公司给出的控制IC是当今最新颖独特的。首先它无需起动电路。可直接接100V以下高压。其次它驱动Buck电路的电平位移电路也做在IC内部。然后还同步地给出第二级的双路输出驱动。可直接驱动推挽电路,或加上驱动器IC驱动半桥或全桥电路,二次侧反馈的光耦可直接接至IC。此IC即今年刚问世的LM5041。  

以上两种电路拓朴由于二次占空比不变还很适合多路输出。复合电路拓朴中还有一个新的发明就是推挽电路二次侧同步整流之后再加上Buck电路以实现多输出。采用一颗UCC3895再加上几个门电路形成了一个革命性的变革组合。其电路如下。这是一个很奇妙的思维及组合,其推挽及同步整流也都是处在最大占空比之下工作的,但电压却在变化着。  

在开关电源中普遍应用高频铁氧体磁芯,作为变压器和电感,由于铁氧体固有的磁滞特性,使得我们在设计所有各类电路拓朴时都不得不面对这个问题。在此之前绝大多数电路的做法都是用R、C、D网络将该部分磁能消耗掉,对变换器效率有几个百分点的影响。由于还有比它损耗比例更大的部位,所以注意力并没有放在此处。然而到了转换效率升至90%以上时,这种做法就绝对不可以了。从现在DC/DC工程化的产品来看,由于增加半导体器材(如MOSET、驱动IC等)是易如反掌的事。因此多数电路拓朴选用的是全桥电路拓朴及双晶体管正激电路。这两个电路是能使磁芯自动复位的最佳拓朴。对全桥电路与四个MOSFET并接上四个肖特基二极管即可,当对角线MOSFET同时关断时,变压器初级绕组励磁电感中的能量可自动地通过另两个二极管回馈至供电电源。如果工作频率不高,或选用了具快恢复性能体二极管的MOSFET,就可以省掉这四支肖特基二极管。这很适合100W以上的大功率DC/DC。而对于100W以下的DC/DC则多选双晶体管正激电路。它的复位原理已人尽皆知,唯一的不足就是最大只有50%的占空比。对小功率的forward电路近年来开发出一个谐振式自动复位电路。用了几个无源元件就能基本无损耗地将磁芯复位,其不足点也是最大占空比仅有50%,此外就是主功率MOSFET的耐压要提升约30%。

目前,美国几家高级DC/DC制造商已经在高功率密度的DC/DC中使用了小型微处理器的技术。首先它可以取代很多模拟电路,减少了模拟元件的数量,它可以取代窗口比较器 、检测器、锁存器等完成电源的起动、过压保护、欠压锁定、过流保护、短路保护及过热保护等功能。由于这些功能都是依靠改变在微控制器上运行的微程序。所以技术容易保密。此外,改变微控制器的微程序还可以适应同一印板生产多品种DC/DC的要求,简化了器材准备、生产管理等的复杂工作。由于它是数字化管理,它的保护功能及控制功能比采用模拟电路要精密得多,有了它还可以解决多个模块并联工作的排序和均流问题。  

第二代微控制器控制的DC/DC还没有将典型的开关电源进行全面的数字闭环控制,但是已经没有PWM IC出现在电路中,一个小型MCU参与DC/DC的整个闭环控制。但PWM部分仍是模拟控制,现在,采用DSP数字信号处理器参与脉宽调制,最大、最小占空比控制、频率设置、降频升频控制、输出电压的调节等工作,以及全部保护功能的DC/DC变换器已经问世。这就是使用TI公司的TSM320L2810控制的开关电源,是全数字化的电源,这时DC/DC的数字化进程就真正地实现了。好在半导体技术的进步能很大幅度地降低芯片成本,因此,电源技术的数字化革命应该说号角已经吹响。该让我们向在模拟领域进行电源技术攀登的工程师们开始敲起数字化的进行曲了!使用DSP控制的数字电源我们另文介绍。  

总结上述调研我们可以看到,半导体技术进步是DC/DC技术变化的强大动力。  

(1) MOSFET的技术进步给DC/DC模块技术带来的巨大变化,同步整流技术的巨大进步。  

(2) Schottky技术的进步。

(3) 控制及驱动IC的进步。

a. 高压直接起动  

b. 高压电平位移驱动取代变压器驱动  

c. ZVS,ZCS驱动器贡献给同步整流最佳效果

d. 光耦反馈直接接口

PWM IC经历了电压型=>电流型=>电压型的转换,又经历了硬开关=>软开关=>硬开关的否定之否定变化。掌握优秀控制IC是制作优秀DC/DC的前提和关键。

(4) 微控制器及DSP进入DC/DC是技术发展的必由之路。

(5) 磁芯技术的突破是下一代DC/DC技术进步的关键,也是巨大难题。  

对非隔离DC/DC的讨论在本文中从略(另叙)。

对AC/DC的降频、频率抖动、无载损耗控制、高压起动等以及PFC的讨论在本文中也从略。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top