OFDM基带系统FPGA实现
时间:09-11
整理:3721RD
点击:
现在在做一个MIMO-OFDM的基带系统,,然后遇到下面的问题,比较困惑,有没有大大提供下子思路,谢谢了~~
系统输入为连续的数据流,48个为一帧,补零之后要做64点的IFFT(省略了导频),然后得到的IFFT结果要加上长度为16的循环前缀,,因此我想的就是一帧数据长度从48变为64然后再变为80,,貌似需要保证输出也得是连续的数据流。。
(1)我想的是IFFT用流水线结构进行连续处理,但是这样的话,前面的补零和后面加循环前缀操作就都需要跨时钟,clk_48,clk_64,clk_80,这样子会不会显得时钟乱七八糟。。
(2)我看的一些资料上是用双口RAM将连续数据流转换为一帧一帧的突发数据,,IFFT用突发结构实现,补零和 加循环前缀的操作都没有跨时钟域,,,这里我就不太能想通了,这样的话 输入输出的数据流就不能是连续的了么,但是一个通信系统,肯定是要能处理连续数据流的情况啊。。
写的比较多,也不知道怎么样简洁地表达下,谢谢各位大大耐心看完了~~
系统输入为连续的数据流,48个为一帧,补零之后要做64点的IFFT(省略了导频),然后得到的IFFT结果要加上长度为16的循环前缀,,因此我想的就是一帧数据长度从48变为64然后再变为80,,貌似需要保证输出也得是连续的数据流。。
(1)我想的是IFFT用流水线结构进行连续处理,但是这样的话,前面的补零和后面加循环前缀操作就都需要跨时钟,clk_48,clk_64,clk_80,这样子会不会显得时钟乱七八糟。。
(2)我看的一些资料上是用双口RAM将连续数据流转换为一帧一帧的突发数据,,IFFT用突发结构实现,补零和 加循环前缀的操作都没有跨时钟域,,,这里我就不太能想通了,这样的话 输入输出的数据流就不能是连续的了么,但是一个通信系统,肯定是要能处理连续数据流的情况啊。。
写的比较多,也不知道怎么样简洁地表达下,谢谢各位大大耐心看完了~~
你直接用clk_80不就完了
:):)
ram也可以连续啊,也可以做成fifo