微波EDA网,见证研发工程师的成长!
首页 > 通信和网络 > 通信网络业界新闻 > 赛灵思数字预失真技术降低基础设施的资本支出和运营支出

赛灵思数字预失真技术降低基础设施的资本支出和运营支出

时间:04-19 来源:与非网 点击:

可编程技术势在必行

经济和技术环境的迅速变化使开发商迫切需要更灵活、更经济高效的方法来开发和生产电子系统。ASIC的开发和制造成本都非常高(除最大批量应用外),而ASSP大大限制了产品差异化。努力提供先进产品的设计团队如今可利用的资源和预算却比以前更少,而且时间期限更紧。生产商们想方设法,努力降低变幻无常的市场带来的风险。

所有这一切都迫使开发商在数字电子系统的核心采用现场可编程门阵列(FPGA)。基于下一代FPGA的目标设计平台可满足提高性能和灵活性,同时降低功耗的迫切需求。它们还允许采用模块化设计方法来提高生产力,使工程师们可以集中精力于产品差异化,交付针对性强、可满足苛刻用户需求的产品。

演示说明

本演示主要说明数字预失真(DPD)技术与典型商用无线基础设施相结合时的效率提升。此演示中的放大器模块由一个Stealth Microwave UMTS功率放大器、赛灵思®和Axis Network Technology共同开发的射频拉远平台及Agilent测试设备组成。

支持FPGA的多模功能射频

全面支持3GPP-LTE|0">3GPP-LTE、TD-SCDMA|0">TD-SCDMA、MC-GSM、UMTS、CDMA2000和WiMAX|0">WiMAX接口 可配置的多载波数字上变频(DUC)、数字下变频(DDC)、波峰因子降低(CFR)和 数字预失真 (DPD),可支持上述无线接口 使用DPD更新引擎的MicroBlaze™软处理器进行软硬件划分,降低FPGA占用率

详情点击下载>>

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top