微波EDA网,见证研发工程师的成长! 2025濠电姷鏁告慨鐑藉极閸涘﹥鍙忛柟缁㈠枟閸庡顭块懜闈涘缂佺嫏鍥х閻庢稒蓱鐏忣厼霉濠婂懎浜惧ǎ鍥э躬婵″爼宕熼鐐差瀴闂備礁鎲¢悷銉ф崲濮椻偓瀵鏁愭径濠勵吅闂佹寧绻傚Λ顓炍涢崟顓犵<闁绘劦鍓欓崝銈嗙箾绾绡€鐎殿喖顭烽幃銏ゅ川婵犲嫮肖闂備礁鎲¢幐鍡涘川椤旂瓔鍟呯紓鍌氬€搁崐鐑芥嚄閼搁潧鍨旀い鎾卞灩閸ㄥ倿鏌涢锝嗙闁藉啰鍠栭弻鏇熺箾閻愵剚鐝曢梺绋款儏濡繈寮诲☉姘勃闁告挆鈧Σ鍫濐渻閵堝懘鐛滈柟鍑ゆ嫹04闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾惧綊鏌熼梻瀵割槮缁惧墽鎳撻—鍐偓锝庝簼閹癸綁鏌i鐐搭棞闁靛棙甯掗~婵嬫晲閸涱剙顥氬┑掳鍊楁慨鐑藉磻閻愮儤鍋嬮柣妯荤湽閳ь兛绶氬鎾閳╁啯鐝曢梻浣藉Г閿氭い锔诲枤缁辨棃寮撮姀鈾€鎷绘繛杈剧秬濞咃絿鏁☉銏$厱闁哄啠鍋撴繛鑼枛閻涱噣寮介褎鏅濋梺闈涚墕濞诧絿绮径濠庢富闁靛牆妫涙晶閬嶆煕鐎n剙浠遍柟顕嗙節婵$兘鍩¢崒婊冨箺闂備礁鎼ú銊╁磻濞戙垹鐒垫い鎺嗗亾婵犫偓闁秴鐒垫い鎺嶈兌閸熸煡鏌熼崙銈嗗11闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾惧綊鏌熼梻瀵割槮缁惧墽鎳撻—鍐偓锝庝簼閹癸綁鏌i鐐搭棞闁靛棙甯掗~婵嬫晲閸涱剙顥氬┑掳鍊楁慨鐑藉磻閻愮儤鍋嬮柣妯荤湽閳ь兛绶氬鎾閳╁啯鐝栭梻渚€鈧偛鑻晶鎵磼椤曞棛鍒伴摶鏍归敐鍫燁仩妞ゆ梹娲熷娲偡閹殿喗鎲奸梺鑽ゅ枂閸庣敻骞冨鈧崺锟犲礃椤忓棴绱查梻浣虹帛閻熴垽宕戦幘缁樼厱闁靛ǹ鍎抽崺锝団偓娈垮枛椤攱淇婇幖浣哥厸闁稿本鐭花浠嬫⒒娴e懙褰掑嫉椤掑倻鐭欓柟杈惧瘜閺佸倿鏌ㄩ悤鍌涘 闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾惧綊鏌熼梻瀵割槮缁惧墽鎳撻—鍐偓锝庝簼閹癸綁鏌i鐐搭棞闁靛棙甯掗~婵嬫晲閸涱剙顥氬┑掳鍊楁慨鐑藉磻閻愮儤鍋嬮柣妯荤湽閳ь兛绶氬鎾閻樻爠鍥ㄧ厱閻忕偛澧介悡顖氼熆鐟欏嫭绀€闁宠鍨块、娆戠磼閹惧墎绐楅梻浣告啞椤棝宕橀敐鍡欌偓娲倵楠炲灝鍔氭繛鑼█瀹曟垿骞橀懜闈涙瀭闂佸憡娲﹂崜娑㈡晬濞戙垺鈷戦柛娑樷看濞堟洖鈹戦悙璇ц含闁诡喕鍗抽、姘跺焵椤掆偓閻g兘宕奸弴銊︽櫌婵犮垼娉涢鍡椻枍鐏炶В鏀介柣妯虹仛閺嗏晛鈹戦鑺ュ唉妤犵偛锕ュ鍕箛椤掑偊绱遍梻浣筋潐瀹曟﹢顢氳閺屻劑濡堕崱鏇犵畾闂侀潧鐗嗙€氼垶宕楀畝鍕厱婵炲棗绻戦ˉ銏℃叏婵犲懏顏犵紒杈ㄥ笒铻i柤濮愬€ゅΣ顒勬⒒娴e懙褰掓晝閵堝拑鑰块梺顒€绉撮悞鍨亜閹哄秷鍏岄柛鐔哥叀閺岀喖宕欓妶鍡楊伓婵犵數濮烽弫鍛婃叏閻戣棄鏋侀柛娑橈攻閸欏繘鏌i幋锝嗩棄闁哄绶氶弻鐔兼⒒鐎靛壊妲紒鎯у⒔缁垳鎹㈠☉銏犵婵炲棗绻掓禒楣冩⒑缁嬫鍎嶉柛濠冪箞瀵寮撮悢铏诡啎閻熸粌绉瑰畷顖烆敃閿旇棄鈧泛鈹戦悩鍙夊闁抽攱鍨块弻鐔虹矙閹稿孩宕崇紓浣哄У閹稿濡甸崟顖涙櫆閻犲洩灏欐禒顖滅磽娓氬洤鏋涙い顓犲厴閵嗕礁鈽夐姀鈥斥偓鐑芥倵閻㈢櫥鐟邦嚕閹惰姤鈷掑ù锝堟鐢稒绻涢崣澶屽⒌鐎规洘鍔欏畷鐑筋敇濞戞ü澹曞┑顔结缚閸嬫挾鈧熬鎷�
首页 > 通信和网络 > 通信网络业界新闻 > 意法半导体推出首款采用65nm制造工艺的SPEAr定制芯片

意法半导体推出首款采用65nm制造工艺的SPEAr定制芯片

时间:05-02 来源:与非网 点击:

意法半导体(纽约证券交易所代在码:STM)宣布,该公司的SPEAr®可配置型系统芯片系列新增加一款生力军,新款的SPEAr基本型产品采用当前最先进的65nm低功耗制造工艺,可满足各种嵌入式应用的需求,如入门级打印机、传真机、数码相框、网络电话(VoIP|0">VoIP)等设备。

ST的SPEAr(Structured Processor Enhanced Architecture,结构化处理器增强型架构)不仅能够降低在开放市场销售的标准产品的制造成本,加快新产品上市时间,在优化系统性能时还能提供专用IC的设计灵活性。SPEAr系列产品升级到 65-nm制造工艺,更进一步改善新SPEAr产品的密度、性能和功耗。

ST最新的可配置型系统芯片(SoC|0">SoC)单片集成一个先进的ARM926EJ-S处理器内核、两个分别用于存放数据和指令的333MHz 16KB缓存和高达30万可配置嵌入式逻辑门(等效于ASIC|0">ASIC)。

闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾惧綊鏌熼梻瀵割槮缁惧墽鎳撻—鍐偓锝庝簼閹癸綁鏌i鐐搭棞闁靛棙甯掗~婵嬫晲閸涱剙顥氬┑掳鍊楁慨鐑藉磻濞戔懞鍥偨缁嬪灝鐎俊銈忕到閸燁偆绮诲☉妯忓綊鏁愰崨顔跨缂備礁顑勯懗鍓佹閹捐纾兼慨姗嗗厴閸嬫捇鎮滈懞銉モ偓鍧楁煥閺囨氨鍔嶉柟鍐茬焸濮婄粯鎷呴崨濠傛殘闂佽崵鍠嗛崕鎶藉箲閵忕媭娼ㄩ柍褜鍓欓锝嗙節濮橆厼浜滅紒鐐妞存悂寮查鍕拺闁圭ǹ娴风粻鎾寸箾鐠囇呭埌閺佸牊淇婇妶鍛櫤闁稿鍓濈换婵囩節閸屾稑娅e銈忕到閵堟悂骞冩禒瀣垫晬婵炴垶蓱鐠囩偤姊虹拠鈥虫灍闁荤噦濡囬幑銏犫攽鐎n亞鍊為梺闈浤涢崘銊ヮ洭濠电姷鏁告慨鐑藉极閹间礁纾规い鏍仜閻掑灚銇勯幒鎴濐仼缁炬儳顭烽弻鐔煎礈瑜忕敮娑㈡煟閹惧娲撮柟顔筋殜閺佹劖鎯旈垾鑼晼濠电姭鎷冮崘顏冪驳闂侀€涚┒閸斿秶鎹㈠┑瀣窛妞ゆ洖鎳嶉崫妤呮⒒娴e憡璐¢柟铏尵閳ь剚姘ㄦ晶妤佺┍婵犲洤绠瑰ù锝堝€介妸鈺傜叆闁哄啠鍋撻柛搴$-缁辩偤骞掑Δ浣叉嫽闂佺ǹ鏈悷銊╁礂瀹€鍕厵闁惧浚鍋呭畷宀€鈧娲滈弫璇差嚕娴犲鏁囬柣鎰問閸炵敻姊绘担鑺ョ《闁革綇绠撻獮蹇涙晸閿燂拷...

意法半导体推出首款采用65nm制造工艺的SPEAr定制芯片

新的SPEAr基本型支持LP-DDR和DDR2存储器接口标准,提供丰富的外设接口IP(知识资产)模块,包括Fast-IrDA接口、以太网MAC、三个USB2.0端口(内嵌物理层电路、URT、SPI、I2C、高达102个完全可编程的通用输入输出(GPIO)、72KB的SRAM和32KB的引导ROM)。

从色域转换、Raster文件生成、旋转引擎,到JPEG硬件编解码器、液晶显示面板控制器(最高分辨1024x768,每像素24位)和SDIO/MM卡接口,通过这一整套影像管道加速器,新产品能够提供当前市场上最好的打印性能。

其它特性包括一个10位模数转换器、一个基于ST独有的C3 IP专利技术的加密加速器、一个灵活的静态存储器(NOR/NAND闪存和SRAM)控制器、TDM(时分多路复用)控制器、SLIC(串行连接和中断)控制器和一个相机接口,新产品的集成度和设计灵活性达到了空前水平。

SPEAr基本型支持通过软件配置省电模式,符合当前的生态环保和节能降耗的要求。该产品支持时下最流行的嵌入式操作系统,包括Linux、VxWorks、ThreadX和Windows CE。

SPEAr基本型还有配套的开发测试评估板,用户通过评估板可以轻松、快速地安装、设计、测试芯片。通过使用SPEAr Plus600开发工具套件,以及能够映射系统芯片内部可配置逻辑模块的外部FPGA,设计人员可以提前着手软硬件的开发工作,不必非要等到定案后才动手。一旦客户的系统芯片通过了功能测试,从最终RTL设计出来后八到十周内,就可以快速上线量产。

"充分利用ST领先市场的可配置型系统芯片架构,SPEAr基本型为注重性价比的应用降低成本铺平了道路,"ST计算机外设部计算机系统组总经理Loris Valenti表示,"新SPEAr产品将会加快定制化65nm IC解决方案的推广应用,因为新产品具有像ASIC一样的灵活性,而开发成本和周期只是一个全定制设计解决方案的几分之一。此外,客户可以轻松地使用为以前的SPEAr系列产品开发的应用软件。所有这些特色使SPEAr基本型成为上市速度最快的嵌入式解决方案,产品功能和性能没有受到任何影响。"

SPEAr基本型样片已上市,计划2008年第三季度开始量产。

ST的SPEAr系列可配置系统芯片的详细信息,请访问 www.stmicroelectronics.com.cn/spear.

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top