微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > MCU和单片机设计讨论 > PowerPC主板开发 双POWERPC( MPC8541E )+FPGA

PowerPC主板开发 双POWERPC( MPC8541E )+FPGA

时间:10-02 整理:3721RD 点击:
 PowerQUICC III系列处理器具有卓越的高集成度和高性能表现,其重要代表MPC8541E处理器,具有强大的e500 PowerPC内核, 主频533MHz~1.0GHz, 256KB的L2 Cache,具有Ocean(On-chip Network)纵横交换结构,提供每端口峰值高至22Gbps的截面带宽,以及独立的传输队列和流控;内含安全引擎支持大量的算法模式,包括DES/3DES、AES、ARC-4、Kasumi、MD5、SHA1/2、RSA和Elliptic Curve(椭圆曲线),并具有硬件的随机数产生器。安全引擎促使PowerQUICC III处理器能提供高达1Gbps的吞吐速率,可满足广泛使用的商用安全协议,如IPSec、SSL/TLS和3GPP。是POWERPC家族中的高端CPU。

  MPC8541E是高集成度、高性能、高可靠、低功耗的高端嵌入式处理器,性价比非常优越。本板采用2个POWERPC(MPC8541E)和V5LX50T(Xilinx最新的V5系列FPGA),2个MPC8541E通过板内的1个千兆以太网互联;FPGA则分别连接2个MPC8541E的local BUS(总线频率可达100MHz),可完成很多定制的特殊功能(例如:在CPU之间采用自有协议进行高速数据交换),定位于网闸、加密等特殊领域,适用于多样的客制化方案。



Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top