微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 学模拟+如何最大限度减少线缆设计中的串扰的心得

学模拟+如何最大限度减少线缆设计中的串扰的心得

时间:10-02 整理:3721RD 点击:


非常感谢模拟技术纷纭谈板块中的 deyisupport大神给我们分享了如何最大限度减少线缆设计中的串扰,我们做一个项目时,我不得不对几组电子电线进行重新布线,让它们远离越野车的发电机,因为电容耦合产生的噪声可从发电机进入电线。这个项目让我想起了在通过电线、带状线缆或板对板连接器路由相互之间相邻信号时所遇到的类似情况。我们知道当信号在一根平衡电缆中传输时,会在相邻线对中感应一部分信号,这种现象叫串扰。串扰分近端串扰和远端串扰(Far end cross talk,缩写FEXT)两种。近端串扰出现在发送端的串扰,远端串扰出现在接收端的串扰。远端串扰影响较小,目前主要测试近端串扰,近端串扰损耗与信号频率和通道长度有关,也与施工工艺有关。通道的近端串扰损耗应符合或超过下表3所给出的数据。

正如采用绝缘体隔离的任何其它导体一样,任何相邻布线的两条电线都会在其之间产生电容。根据所用的线规和绝缘体材料,大部分标准带状线缆及电线会在电线之间产生 10 至 50 pF/ft 的电容,由于信号会相互干扰,两条信号线之间的电容会引起信号延迟、噪声耦合或瞬态电压。作者的建议是在设计线缆、电线以及 PCB 路由设计方案时要注意杂散电容耦合的影响。在需要较长线缆的应用中,应选择电容较低的线缆,并通常需要在两个可能相互耦合的信号间加入一个或多个 ac GND 信号。

当信号在一根平衡电缆中传输时,会在相邻线对中感应一部分信号,这种现象叫串扰。串扰分近端串扰和远端串扰(Far end cross talk,缩写FEXT)两种。近端串扰出现在发送端的串扰,远端串扰出现在接收端的串扰。远端串扰影响较小,目前主要测试近端串扰,近端串扰损耗与信号频率和通道长度有关,也与施工工艺有关。通道的近端串扰损耗应符。

1 所有其它音源的噪声应比全部应用频率的串音噪声低10dB。

2 在主干电缆中,最坏线对的近端串音衰减值,应以功率和来衡量。 3 桥接分岔或多组合电缆,以及连接到多重信息插座的电缆,任一对称电缆单元之间的近端串音衰减至少要比单一组合的4对电缆的近端串音衰减提高一个数值△。 △ = 6dB+10㏒(n+1)dB 式中 n :电缆中相邻的对称电缆单元数。这些东西都是我们要考虑的减小线缆设计中的串扰。

在两个可能相互耦合的信号间加入一个或多个 ac GND 信号。我觉得这是一个好的建议,可以减少线缆设计中的串扰,谢谢大神的分享。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top