微波EDA网,见证研发工程师的成长!
搜 索
首页
微波射频
射频和无线通信
天线设计
硬件设计
PCB和SI
通信和网络
测试测量
应用设计
研发杂谈
研发问答
首页
>
研发问答
>
微波和射频技术
>
RFIC设计学习交流
> 全差分运放中的SR仿真波形不稳定是什么原因呢
全差分运放中的SR仿真波形不稳定是什么原因呢
时间:10-02
整理:3721RD
点击:
是相位不够,还是CMFB电路与运放电路不匹配造成的呢?
上一篇:
使运算放大器工作在饱和区的宽长比怎么调,比如下面这个简单的放大器
下一篇:
冗余SAR ADC输出码怎么转换成二进制权重数字码
仿真
差分运放
不稳定
SR
相关文章:
几个关于ADS仿真和做实际做电路板时候碰到的问题
请教传输线在高频下的仿真
cadence 仿真的问题, 没有网络了
求助 关于低噪放仿真的一个问题
关于原理图AC仿真的电容问题
请教高手___仿真出现很困惑的IB!
栏目分类
移动通信
微波和射频技术
无线和射频
PCB设计问答
硬件电路设计
嵌入式设计讨论
手机设计讨论
信号完整性分析
测试测量
微电子和IC设计
热门文章
大家在cadence中怎么测试电路
PMOS管的小信号模型与NMOS的相
constant gm偏置电路有什么好
Cadence IC 615用MMSIM12.1
hspice 中瞬态仿真(tran)使
用HSPICE仿真LSTB问题
hspice 2013 错误invalid
hspice 波形仿真显示no dat
Copyright © 2017-2020
微波EDA网
版权所有
网站地图
Top