微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > LDO在负载变化时振荡的原因

LDO在负载变化时振荡的原因

时间:10-02 整理:3721RD 点击:
LDO驱动的是开关,在电平转换的时候,很容易自激振荡。请教各位大侠,这是因为环路裕度不够么?

LDO可以看成是至少三级的放大器,当然要考虑裕度的问题

设计的时候考虑了,但是仿真的结果未必在工艺上能真实反映。现在测试出来就是有一定几率会振荡,所以咨询一下是不是实际流片的裕度不足。

菜鸟我猜测:应该就是实际流片裕度不足。LDO驱动开关?我一般看到的都是LDO输出当内部电源用呀

学习。

是2级的居多吧?

用0~Iloadmax变化去仿真,如果震荡就是有问题

多谢指点,应该是我考虑不足。初次设计,没经验~

在突然上电,突然下电(比如开关),震荡/overshooting(spiking) (这两者是不同的)是必然发生的。这个上电过程和下电过程也是不同对于LDO来说。
那么就要分开分析上电和下点的不同。同时找出是震荡还是spiking。
接着,震荡与什么相关,不仅是相位裕度,还有其他因素,我不记得了,翻翻书。
spiking与什么相关,找出peaking是由什么因素造成。
减小震荡,和spiking,但是消除不太实际,因为,还有transient response

呃,可能我描述的不到位,我说的“开关”和一般开关有点区别。是驱动一个buffer,buffer接收的是开关信号(高低电平),在电平转换时瞬态电流很大,对于LDO来说是个重负载,在电平保持的时候是个轻负载。就是在这个转换的时候出现震荡,望指点,谢谢!



你说的出现震荡是什么情况,是一段时间之后恢复稳定了吗?恢复时间多久?开关频率是多少?

不稳定,就是电平一转换,输出就一直振荡。如果外部再给个电平信号,有可能恢复稳定,也有可能继续振荡。

明显电路就是振荡的,这个是设计问题。

猜你仿真稳定性时,负载考虑的不真实,还有就是你全部负载范围的稳定性问题没有考虑全面。某些条件下裕度很差或者不稳定。

但在电平不变化的时候不会。仿真的时候裕度也够。能再详细的说说么?

有道理。我再测测实际负载。

若你LDO的主极点在输出端,最worse case 你应该用电阻等效负载,若你LDO主极点在内部应该用电流源等效负载,这样是最worse case。猜你是capless的LDO,输出极点肯定在内部。

固定电平当然没事了,你电平变化必然要抽电流或者注入电流,这瞬间的大电流哪来的?不就是LDO提供的么。猜你LDO大负载能力很差,负载大会振荡。

猜的全中,大侠太牛了膜拜个~

关键你的问题解决了没有,我做了不少LDO所以比你熟

震荡还是和相位不够有关!
不同的负载不同的相位域度!

如果是capless,因为没有输出大电容,没有储能元件,在负载快速变化的时候输出变化是巨大的。capless不适合负载瞬变太大的,如果确实需要,必须考虑transient response增强。

这个正是我描述的情况。当你转换的时候,电流大,相当于上电,从转换到电流小,电流需要从大到小,这个相当于下电。你是在连续时域工作的。输出有不有cap也很重要,主次极点也很重要,但是不只这些。

要看下批流片情况了,现在在做测试,尽可能的获得全面点的数据。

谢谢。所以接下来考虑还是不采用capless的结构。

嗯,谢谢。应该是我对负载情况考虑不足。动态范围比较大,恐怕还是要做外接电容的。

负载阶跃响应应该是很重要的,不同的补偿方式对该特性也会产生影响。

快速capless ldo用nmos做pass transistor 也可以。但是小电流应用,而且dropout会稍大于pmos的。我想知道你的负载范围。和输入输出电压。

输入电压5.5~24V,输出5V,负载范围,静态时只有几u,电平翻转瞬间可达到10mA。

你用的DMOS还是EHV工艺,测试高压24V输入,工作怎样?不考虑负载转换

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top