微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 敢问PLL设计的大牛如何深入进行

敢问PLL设计的大牛如何深入进行

时间:10-02 整理:3721RD 点击:
最近研究了一下PLL,主要是电荷泵锁相环,看了一些硕士和博士论文,感觉主要集中在系统建模线性分析,噪声分析,电路设计方面,看的说懂也不懂,感觉要是现在设计一个PLL也能设计,但是感觉好像总停留在表面,里面设计了很多数学和信号处理方面的知识,请问大牛们,PLL设计需要先看懂这些数学推导和信号系统方面的知识才能深入进行吗,如何才能深入进行下去,PLL哪些才是论文和课本中没有提及的,却是芯片极其重要的问题?欢迎各位讨论和指导,谢谢!

也许你大约知道怎么做,但不知道为什么这么做。作为一个学生这样可以开始做设计了,但不一定可以很好的trade off,不能很好的理解就不能很灵活的应用。

楼上说的对,这是你的必经的过程,从感觉可以设计一个锁相环,到设计一个锁相环的每个参数结构等的具体细节的trade off过程。个人感觉再系统的看一些信号处理的书籍有些来不及而且效率低,可以抓住某个具体问题再翻书查资料,这样效率高一些。同为锁相环新人,加油,共勉。

把基本的东西深刻理解,然后开始设计吧,最好有机会流片验证一下

在文章里,主要平衡带宽和噪声之间的关系,请问在工业界主要在乎那些指标的平衡?在学术文章里学习,并不能明白实际芯片产品中究竟什么才是最重要的,学术和工业界在PLL设计上主要有什么区别?
锁相环最关键的问题主线是相位噪声吗,系统设计,优化各个模块的相位噪声,还是其他的?
设计PLL可以从那几个方面入手那?
十分感谢解答,谢谢

看应用和系统要求,有的是在乎相位噪声,有的是长时间的phase Jitter,有的是高频的jitter。除此之外主要考虑功耗,面积,响应时间,频点精度等等。

谢谢分享

看完论文表示感觉无从下手,找点建模的文章先看看

你好 PLL里面的建立时间怎么计算的

根据二阶系统建立过程近似的。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top