微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 请教晶振电路的pss仿真问题

请教晶振电路的pss仿真问题

时间:10-02 整理:3721RD 点击:
用Cadence做一个晶振起振电路的仿真,tran时有信号,在2.2ms时起振,信号峰值大约为1.2v,但仿pss/pnoise时,pss不能通过,说节点处的电压is too small to reliably detect the period of the oscillator,不知哪位遇到过类似的问题?
如有帮助,不胜感激。
ps:tstab设过2m,2.2m,3m,3.5m都不行,最大步长最小设到过1e-10
beat freq设过38M,38.2M,tran信号的频率是38.26M

不收敛问题最头痛了,beat freq设小试试,比如2M,6M, 8M的

pss分析不收敛,如果tran分析可以振起来,,,可以在振荡器中加一个有阻尼衰减因子的isin信号源,辅助分析。

呵呵,单单对VCO仿真还好的,仔细看看吧。PLL的收敛才头痛呢。

2.2ms起振,那仿真时间花了多少啊!

请教晶振电路的pss仿真问题
你好。请问下,你的不收敛的问题如何解决的?我也遇到同样的问题,瞬态仿真有波形,而且电压不小,但是PSS仿真时就说
V(VOUT,net34) is too small to reliably detect the period of the oscillator.
This may be because nodes with insignificant signal levels were chosen,
or it may be because the oscillator was never properly started

有木有哪位大侠有这方面详细的资料。

不明觉厉

同问啊 不懂啊 什么问题 今天也遇到了

今天也遇到了这样的问题,不知道之前层主是怎么解决的?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top