微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > VCO增益太大了

VCO增益太大了

时间:10-02 整理:3721RD 点击:
开始倒腾PLL不久。采用Maneatis的对称负载VCO,带自偏置的bias。工艺是TSMC55 COMS,中心频率1.2G,但是仿真显示Kvco有6GHz/V那么大,感觉太大了,我的CP电流是10uA,那LPF的电容至少需要12pF了。想请教下各位前辈怎么把VCO的增益Kvco调下来。



初看Kvco=6GHz/V好像也不算太夸张。当然还要看:设计VCO控制频率范围多大?电源电压和实际控制电压范围多大?

问题不错,我下来推导一下。

PLL就跑在1.2GHz这样一个频率上,考虑PVT因素后,频率范围也不用很大,但是电源电压只有1.2V。

Show us your Kvco plot. It looks like something might not be right.

控制电压的线性范围是0.34V~0.70V,目前中心电压还没有调整好,因为Kvco的问题现在也不去细调这个,下图是扫描出来的数据制作成的图表,
Y轴单位是GHz,X轴单位是V

kvco=1/(1/gmp+1/gmn*1/av)/(Cload*Usw)
调整相关设计参数试试

LPF 电容12PF就算大吗?
你这个VCO的增益不是大啦,而是小啦!
考虑PVT你也就勉强覆盖所需频率范围而已!不要瞎折腾!

增益是正常的数值,不用担心这个,电容太小了

加大L就可以, 不过相应电压的频率会下去,这个要试试其实主要是self-biased PLL的vc range不是很大,你的supply也不高,KVCO也降低不到哪里去,不然不能覆盖PVT。



TSMC55用1.2V电压做1.2GHzVCO应该还是比较舒服的了。Kvco=6GHz/V应该也大致还行,好好设计一下环路应该就可以了,不过12pF滤波电容估计没戏,除非你做电容倍增。好运!

顶一下

小编,偏置产生电路那个Diff AMP与Half-buffer replica之间需要考虑稳定性不?他俩构成类似两级运放,仿这个反馈环路好像不稳定啊

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top