sigma delta ADC 设计求助
时间:10-02
整理:3721RD
点击:
希望做一个16位的sigma delta ADC,输入范围1.6V~4.4V,需要转差分信号,经过分析决定采用二阶差分开关电容调制器实现,过采样率256,信号带宽51.2KHz,时钟信号26.2144MHz,我希望采用的调制器电压为5V,请教各位大虾,我怎样将1.6V~4.4V输入转换为差分输入?转换后的差分输入范围是多少合适?二阶调制器的系数我想取为0.5,一位比较器的电平如何确定?请各位大虾多多指点!
1位比较器就是比较正负啊
那位高人帮忙看看
那位高人帮忙看看
你的问题是输入信号是single-ended,想转换成full diff吗?
你可以做一个类似double sampling的操作将实际的单端输入转换为近似FD的信号。
我也在做这个。
只是你的问题是在很含糊呀
希望做一个16位的sigma delta ADC,输入范围1.6V~4.4V,供电电压为5V,需要转差分信号,经过分析决定采用二阶全差分开关电容调制器实现,二阶调制器的系数我想取为C1/Cf=0.5,一位比较器,过采样率256,信号带宽51.2KHz,时钟信号26.2144MHz。
请教各位大虾,我怎样将1.6V~4.4V输入转换为差分输入?转换后的差分输出范围是多少合适?调制器中两个积分器的运放输出摆幅各应该设计为多少?一位量化的比较器的输入范围等参数如何确定?请各位大虾多多指点!
楼上的哥们,不知道这样有没有说清楚
common mode 设成3V不行吗?