微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > VCO的仿真中如何设置才能解决pss不收敛的问题

VCO的仿真中如何设置才能解决pss不收敛的问题

时间:10-02 整理:3721RD 点击:
我用spectreRF作VCO电路的仿真中经常会出现不收敛的现象,对一些参数反复进行设置也不能解决,如何设置才能较好的解决该问题。

这只能是电路参数设置的问题,没特殊办法,避开收敛问题,就意味着电路不正常工作。

Setting the simulation deck needs some tricks and you can refer to the manual provided by Cadence.

manual中基本上没有提到有关的tricks

? ?

:lol

用hspice试试,有不少option可以解决收敛问题

rampup power+gear2only+maxstep

我有听到过说是,减小beat frequency和增大stable time有时能解决不收敛的问题,但是我在做simulation时,但遇见不收敛的情况,采用这两种方法也解决不了。

一般先做tran,大致确定一下需要多长时间振荡波形稳定,然后把这个时间长度作为tstab值填入

you are so nice

tsab是什么意思?

thxxxxxxxxxxxxxxxxxxxxx

你试试把仿真的精度调成libral(这个单词可能写错了,但是是最低的精度的意思),或者在option里把精度把默认的e-12次方调成e-9

在做PSS仿真之前,一般需要先做tran,通过得到的瞬态波形分析电路输出频率大概为多少,将该值填入到PSS的beat freq中。如果发现电路并未起振,那PSS仿真做出来很有可能不收敛,这是因为你的beat freq设置的不对,此时并没有达到所设置的波形。另外,当发现PSS不收敛时,还需要检查电路的参数是否设置正确,例如MOS管尺寸等。

沒碰過這個問題

来学习的,现在还是菜鸟一个

来学习的,现在还是菜鸟一个

可以试着改变engine,线性电路用HB,强非线性用shooting

why?

sadfae

唉~还没碰到过

goooooooooooooooood

也遇到了不收敛的问题,谢谢分享

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top