微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 关于运放压摆率和建立时间的问题

关于运放压摆率和建立时间的问题

时间:10-02 整理:3721RD 点击:
在Allen的《CMOS模拟集成电路设计》201页倒数第三行说 :压摆率不受输出级限制,而是由第一级的漏源电流容量决定。这句话如何理解?另外,压摆率和建立时间分别是相对大信号和小信号的指标,但是它们之间不存在相关关系吗?
求大神解答。

建立时间通过传输函数得到,摆率是电路对电容充电速度的最快值,两者就是没有关系啊

电路遇到大信号时会严重偏离工作点,这时输出级的电流会全部用来充放电,这叫压摆。一段时间之后电路回到工作点附近,这时要以小信号模型考虑,是为建立时间。

学习了~

如果我用大尺寸的AB类作为输出级,那显然压摆率受输出级的影响啊。我的重点疑惑在于输出级和压摆率的关系。

同问,class-AB可以提高转换速率,是怎么体现的?

谢谢分享

你好,这个问题想通了吗?可以分享一下观点吗?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top