微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 环振时钟抖动,时钟偏差的仿真方法

环振时钟抖动,时钟偏差的仿真方法

时间:10-02 整理:3721RD 点击:
搭了一个简单的三级环振,要求频率1.92M,请问怎么用spectre仿真它的偏差和抖动啊?谢谢~

抖动 (jitter), 可以用PSS 或者HB, 然后得到PN曲线, 做integration 得到。
偏差 是 clock skew 还是 clock variation (over PVT), if it's skew, 如果VCO是在PLL里, 最后只提供一个phase 的clock然后distribute, 没有什么skew的问题。

谢谢~是用在UHF RFID里作为时钟,所以频率偏差要小,时钟稳定性要好。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top