微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 讨论:关于斩波运放

讨论:关于斩波运放

时间:10-02 整理:3721RD 点击:
斩波在运放中的应用就是减小输入失调和噪声,原理是将有用的信号先调制到高频,输入到运算放大器后引入低频失调和噪声,运放后的解调器将低频失调和噪声调制到高频,并将信号调回基频。处于高频的失调和噪声可通过简单的低通滤波器(LPF)滤除。这样实现了对微弱信号放大,而且失调和噪声只是作为中间量亮相,没有影响到信号的放大。
但在上述调制解调器中用到多个时钟控制信号,不知道该怎样产生这些时钟,望版上各位大侠赐教! 谢谢!

期待大家参与讨论啊

运放的带宽、相位裕度和时钟频率有什么关系,怎样设置?

这里考虑的带宽是-3db带宽,毕竟运放处理的是频率为fchop的信号,为了保证闭环放大倍数的精度,-3db带宽应该远高于fchop,但不能大太多,大太多会造成失调变大(ieee paper上说的,没搞明白),大致应为fchop的五倍左右,至于phase margin,和普通一样60度是首选

为什么是5倍,我看一些文章都说两倍就够了阿!

两倍估计不行,两个靠的太近,信号可能受到串扰,失真在所难免,这样引入失真就太不值了

引入失真就太不值了

见过一些用chopper的bandgap, 感觉仿真起来效果是很理想,但如果在电源和地噪声很大的时候恐怕效果变差,例如LED屏幕上的芯片

DDDDDDDDDD

小编可否说一下,这个运放后的解调器怎么设计,他好像即起着调制作用又起着解调作用,还有这样做的话,会不会电路更加复杂,引入一些不必要的东西,希望小编耐心解释一下

时钟,做过振荡器不就ok了,要想进行chop,时钟是必须的,否则怎么chop。

?

请问一下,输出的低通滤波器应该怎么考虑呢?如果是两级运放,在第一级运放上加入斩波调制,想利用密勒电容来实现低通滤波应该怎么设置密勒电容的大小呢?

GB=gm/Cc,你先把基础的电路推导一遍吧,不然仿真也没用的

这里的低通滤波器的截止频率应该是大于输入信号的频率就可以的。不是那个单位增益带宽的公式吧。

调制信号fchop的频率应该怎么选呢?

小编有没有做过带斩波技术的BUFFER,我正在做这个,方便给点资料不?

斩波在运放中的应用就是减小输入失调和噪声,原理是将有用的信号先调制到高频,输入到运算放大器后引入低频失调和噪声,运放后的解调器将低频失调和噪声调制到高频,并将信号调回基频。处于高频的失调和噪声可通过简单的低通滤波器(LPF)滤除。这样实现了对微弱信号放大,而且失调和噪声只是作为中间量亮相,没有影响到信号的放大。
但在上述调制解调器中用到多个时钟控制信号,不知道该怎样产生这些时钟,望版上各位大侠赐教! 谢谢!

期待大家参与讨论啊

运放的带宽、相位裕度和时钟频率有什么关系,怎样设置?

这里考虑的带宽是-3db带宽,毕竟运放处理的是频率为fchop的信号,为了保证闭环放大倍数的精度,-3db带宽应该远高于fchop,但不能大太多,大太多会造成失调变大(ieee paper上说的,没搞明白),大致应为fchop的五倍左右,至于phase margin,和普通一样60度是首选

为什么是5倍,我看一些文章都说两倍就够了阿!

两倍估计不行,两个靠的太近,信号可能受到串扰,失真在所难免,这样引入失真就太不值了

引入失真就太不值了

见过一些用chopper的bandgap, 感觉仿真起来效果是很理想,但如果在电源和地噪声很大的时候恐怕效果变差,例如LED屏幕上的芯片

DDDDDDDDDD

小编可否说一下,这个运放后的解调器怎么设计,他好像即起着调制作用又起着解调作用,还有这样做的话,会不会电路更加复杂,引入一些不必要的东西,希望小编耐心解释一下

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top