微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 关于SINC3滤波器中的累加器饱和溢出

关于SINC3滤波器中的累加器饱和溢出

时间:10-02 整理:3721RD 点击:
sinc3抽取滤波器常用的结构是前面三级累加器,然后降频三级差分器。
这样的话累加器不管设置成多少位,最终都是会饱和导致高位溢出的吧?这对最终的结果没有影响么?自己没想清楚,请大家指教!

求各路大神指教啊!

借这个帖子再问个问题吧
Hspice仿真时,用.alter语句仿真工艺角。有些时候会出bug:就是有些时候用.alter仿真得到的某一个工艺角对应的结果不太好,但是单独拿出来直接仿真(不用.alter,直接改变原本网表中的库和参数值)得到的结果居然又是好的!这是怎么回事,有人遇到过么

你截取高位丢掉低位就可以了,如果位数足够,对性能的影响很小

一般上下溢出都会弄个报错机制,说明输入范围过高过低

问题解决了,高位的溢出对于后来的差分的结果没有影响,所以不影响最终的结果

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top