微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > PLL输出的控制电压波形

PLL输出的控制电压波形

时间:10-02 整理:3721RD 点击:



上图为PLL压控电压输出波形,这算正常吗,怎么波形有个上升和下降之后再趋于平稳的,还有在0秒的时候电压怎么不是从0V慢慢上升而是直接从0.53V开始的?

最开始是频率锁定的过程,所以有很大的冲击响应,最开始是一个环路滤泼器电容的initial value,是simulator计算的初始值,你也可以自己设。

Hi 何平:
It is ok.
the simulator will calculate a dc value on each node.
so the control voltage will not start from 0V.
mpig.

正常情形。

定了 看看

正常清醒

这个结果是正常的 你可以把filter的cap initial value 设置成0 control voltage 那点也是0。 从波形图看及时PLL 锁住了 还是有 毛刺 说明你的PFD 有个fixed frequency difference dead zero 产生的? 你可以把 reference frequency 和 反馈回去的 plot 一下对比下 应该是这个问题 或者你的charger pump 电流 mismatch 的问题 都查一下吧

电荷泵电流太大,稳定性差,并且,最好把控制电压的初值不要处在不定态

你的输入电压是一个pwl嘛?

你说的这个毛刺的原因是由于PFD的死区造成的吗?减小死区的方法应该就是增大PFD复位的时延 对吗?谢谢



"电荷泵电流太大,稳定性差"请问这句话怎么理解?你的意思是电荷泵电流大导致带宽变大从而影响稳定性吗? 但是我可以通过增加电容的值和减小电阻的值使带宽保持相对不变
初始控制电压最好不要处在不定态,那怎么解决呢?是不是把滤波电容的初始值设置为0就可以了?谢谢

PLL没有输入电压 之说

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top