微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 关于VCO的二次谐波谐振滤波

关于VCO的二次谐波谐振滤波

时间:10-02 整理:3721RD 点击:

在互补交叉耦合VCO中,我们一般可以采用二次谐波谐振滤波降噪。我想请问一下,在具体的设计中,L和C的值的选取有什么要求,或有什么特殊考虑吗?我加了LC滤波后,相噪并有什么提高,反而有些下降,这是什么原因呢?

二次谐振滤波的LC回路的振荡频率应该2倍于中心频率,至于电容,电感各多大....我没有可以专门关注过
占座,等大神...

LC滤波后,相噪并有什么提高,反而有些下降
相位噪声不是本来就是负值吗?越小越好.....你是说的绝对值吧?可能是你引入的LC回路振荡频率不对,不但没有减小噪声,反而引入了新的噪声.....你调到2倍谐振频率试一下....
我也是一个新手,说的不一定对,你试着调一下。
献丑了...

通过对比加滤波结构前后的noise summary发现,其实尾电流源的噪声已经被抑制了,这说明这种结够对相位噪声的改善是很有用的。而总的相位噪声变差是因为两个开关管的flicker noise 增加了。这可能是因为SMIC对的flicker noise的模型不准

咋样可以仿真的到他们分别的相位噪声,求教啊!拜谢,有资料更好!

这个要根据具体的工艺和电路结构来看,一般情况,是会有优化的,电容一般有一个合适的值,太大会增大芯片面积,加到足够大就不会再有优化

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top