如何设计一个放大器的使能开关才能使放大器的输出完全不受输入信号的影响
时间:10-02
整理:3721RD
点击:
在设计一个系统时,我们有时会对暂时不用的模块进行关闭,以降低系统的功耗,但是如果关闭得不够彻底(例如仅仅用一个PMOS作为VDD与模块的连接开关,而输入端仍有直流偏置以及小信号输入),这样可能导致输出仍然会受到输入小信号的影响。那么要怎么设计使能开关才能使得在降低功耗的同时使得输出不受输入的影响呢?
turn off all the transistors with least switches
the kind of question actually is very hard to answer.
It is totally dependent on the topology of your circuits
可以用T-switch试试
由您所说的T-Switch我想到了一个方案,上述的PMOS开关可作为切断电源,降低功耗而设,另外在输出端也接一个NMOS开关,在正常工作时处于关闭状态,而在模块关闭时,该开关打开,将输出接至地线,这样虽然会稍微增加输出电容,但应该可以减小模块关闭时输入对输出的影响。
Yes,this is also a typical situation of a compromise between performance and power consume,it's hard to totally eliminate it,but to minimize it.
这就是T-switch的作用 呵呵