微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > bandgap流片后电压波动问题求教

bandgap流片后电压波动问题求教

时间:10-02 整理:3721RD 点击:
小的用的是0.18smic工艺,bandgap流片后用示波器测纹波达到30mv之大。在仿真工具里面仿真的时候是没有这个问题的,想请问各位高手这个纹波具体是怎么来的,还有在电路中要怎么做才能减小这个流片后的纹波呢?请有经验的高手帮忙说说了,谢谢!

please check your bandgap PSRR and phase margin simulation result

PSRR是一方面,还有你测试的时候接地的效果好吗?测试板上的电源上是不是也有滤波的?
chip上的一般电路是抑制不了MHz左右的噪声的

when u simulate, have you done a .tran with a vdd step instead of vdd ramp? if the circuit oscillate under vdd step, then your circuit is not stable.

你是直接把探针接到滤波器后面测,还是通过单位增益放大器测的?

电路的psrr和相位裕度在仿真的时候是没有问题的,我是直接将示波器的探针接到芯片脚去测的。板极没有对电源加滤波电路。请问这样的话,是在测试的时候出现问题,还是本身芯片内部的纹波就是这么大?

你确认你的PM是整个环路的,而不是内部放大器的?


是内部放大器。整个环路可以测相位裕度?

bandgap本身的驱动能力是很弱的,测试的时候要在测试点后添加一级单位增益放大器。
同时电源接入的时候要加一uF级的滤波电容,以减少电源不稳定对芯片的影响!

当然可以

1. First, check your probe and Oscilloscope. What is V/div ? AC coupled or DC-coupled? Analog Oscilloscope or Digital? Sometimes resolution issue if V/div too big(like 1V/div and you see 30mV is not so accurate and may be "fake" signal).
2. Second, check your Vbg PSRR simulation when probing Vbg? Sometimes Probe capacitor make your loop unstable? If that the case, change the probe and try again.
3. Test your Vbg under different VDDA see if any difference.

你仿真的时候考虑到 parastic cap了没有?

当不了沙泼还是要支持的!感谢感谢~

探头电容一般是多少?

一般probe的电容在10pF左右

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top