请教一个低功耗VCO设计,fcenter=32M,Itotal=10uA
时间:10-02
整理:3721RD
点击:
需要设计一个VCO,中心频率在33M,消耗的总电流不超过10uA(含VCO的buffer电路),3.3V电源
请问大家有没有好的办法
怎么没有人啊
条件不一定是死的啊
反正电流要越小越好了
是VCO 还是oscillator?
3# bn0925 是vco,33M的中心频率,采用ring osc结构,现在发现buffer不好做,要消耗比ring osc大得多的电流
你现在做出来的功耗多大呢?
VDD是多少
后来改成3.3M的了,vdd=3.3,电流大概3.5ua,不过layout之后能达到多少频率还不清楚
楼猪用的是0.18um的?
7# w98211012
用的是0.35um的工艺
power depends on loading
9# tulipbear97 是的,现在delay cell里面的管子尺寸做的很小了,然后利用mos管的寄生电容作为负载,不知道这样做出来的频率跟仿真会有多大的差别?
降到3.3M还有可能,但这个oder若随便推一个loading 都有些困难....
用LC随便做。
10uA比较难啊!该怎么分配?
太好了。多谢
10uA应该只包括核心电路吧,buffer如果需要一定驱动能力耗电可能10uA不见得能有多少量。
精度可以到多少呢?
大概讲,所有变化因素变化值的RMS
差别会非常大
取决于load与要输出的power大小,buffer本质上就是PA的设计理念。
jitter多少