微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 有源晶振的jitter问题

有源晶振的jitter问题

时间:10-02 整理:3721RD 点击:
最近在做PLL jitter测试,发现直接测试25M,3.3V晶振时钟输出引脚的period jitter RMS值有50ps,但是晶振信号做为参考时钟从PLL观测口测得的jitter RMS值却只有5ps。这种差异是由否示波器的探头改变了crystal的输出特性造成的?
另外 tek的P7420探头自身的噪声是否会影响PLL的jitter(RMS<7ps)测量?如果PLL得jitter小于7ps,用示波器(TDS7704B)测试能否保证准确度?是否一定要用频谱仪?

顶上去

假如全是低频的相噪,如果倍频前是50ps的话,倍频后应该是50ps/N,N为倍频数
是这样吧?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top