微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 有关cmos layout的几个问题

有关cmos layout的几个问题

时间:10-02 整理:3721RD 点击:

cmos功率放大器中晶体管将流过很大的电流。由于electromigration的考虑,直流电流流过的路径需要较大的宽度。
但是我发现layout中源级接出来的金属条很窄,那这岂不是违反了需要较大的宽度的要求么?类似的有走过直流电流的via,如果也要求有较大的电流横截面,算起来将要很多很多的via,这个好像不太现实啊。
那么请问在设计via和管子连出线时是否也要考虑尺寸问题呢?
还有一个问题 如果电源线要达到所要求的较大的尺寸,我觉得用太薄m1 m2好像不合适啊,可不可以用顶层M9来走?甚至用M9上面的重布线层来做呢?
第三个问题,请问电源线和地线可不可以同时作为走信号的传输线的地呢?如果不能的话岂不是微带线的地要和其他的地分开?我看板级电路所有的地都是连在一起的啊。
最后我想问大家一下,我在做毫米波cmos功放,涉及到版图布局的方面我都不会,请问如何,才能快速的对这方面进行学习呢?
谢谢大家啦!

我顶啊

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top