请教------delta-sigma ADC 的参考电压如何选取?
时间:10-02
整理:3721RD
点击:
疑问:delta-sigma ADC 的参考电压比电源电压大有何不利影响呢?比如: V_REF=3.2VDC, VDD=1.8VDC有何缺点呢?
请大侠指点一二,谢谢。
请大侠指点一二,谢谢。
你是不是的先想想怎么得到这个参考电压
1. 答:希望VDD=1.8V和V_REF=3.2V, 都从片外给,不知道可以吗?
2. 题外话:只是连线存在寄生电感和寄生电阻,当心瞬间大电流会造成电压跌落,有损SNDR. 是不是在V_REF信号线上从片内到片外都得挂超大的电容呢?
如果是学校的设计,你可以这么做。 如果是公司,你就要考虑ESD和产品有没可能拿到比VDD还高的REF, 还有老板会不会同意放大电容
1. 谢谢大哥指点。
2. 如果片外总电源为3.2V,从该总电源分出一路, 通过滤波后当作V_REF输入ADC芯片,并且该信号线(包括片外、片内都)并联大电容。另外,从这个3.2V总电源再单独分出一路,通过滤波+降压+滤波后当作VDD输入ADC芯片,也并联更大点的电容。降压可以采用线性降压芯片或者dc-dc开关电源降压芯片。不知道这个方案可以吗?
3. 片外降压芯片,若用线性降压芯片,纹波小,噪声干扰弱,但效率低;若用开关电源降压芯片,文波大,噪声干扰强,但效率高,不知道如何取舍?
大哥有空解答一下吗?