微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 都有什么方法可以抑制cmos工艺偏差带来的影响

都有什么方法可以抑制cmos工艺偏差带来的影响

时间:10-02 整理:3721RD 点击:
振荡器算是一种吗,还有什么方法

有时还是over-design
振荡器这个思想挺有意思,或许能有用

有趣。
你不会真的是Over-design吧?
不过我就在如果真的是这样的话,为什么很多人都反复去流片呢?毕竟不论怎么样的设计都是理想的

通过数字模块控制开关阵列,校准

我的理解工艺偏差是固有的,并且随机的,对于analog design,如果真的想做好,就要了解工艺的参数,并且知道这些参数的物理意义对于Vt,迁移,注入浓度等等的影响,然后考虑自己design比较关键的地方会受什么影响,继而你就可以选择你认为这个参数比较好的工艺,或者投片的时候对工艺厂家提出你对哪些参数非常关注,希望他们能帮你把这个参数的值做在几个sigma内。
此外,我想更重要的是结构,好的design都是结构定出来的,最好的抑制方法也都是设计保证的,你可以选择前面帖子说的差分抵消或者数字trim,甚至内建一个反馈网络自动控制,相信这些都可以帮到你。

改进电路拓扑

6楼说的好 要了解工艺库才能定下具体的设计方案

怎么理解工艺库呢

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top