微波EDA网,见证研发工程师的成长! 2025濠电姴鐥夐弶搴撳亾濡や焦鍙忛柣鎴f绾惧潡鏌熸潏鍓х暠缂佺媭鍨堕弻銊╂偆閸屾稑顏�03闂傚倸鍊搁崐椋庣矆娓氣偓楠炴牠顢曢敂钘変罕闂佺粯鍔曢幖顐ょ不椤栫偞鐓ラ柣鏇炲€圭€氾拷17闂傚倸鍊搁崐椋庣矆娓氣偓楠炴牠顢曢敃鈧粣妤佺箾閹存瑥鐏╃紒鐙€鍨堕弻銊╂偆閸屾稑顏� 闂傚倸鍊搁崐椋庣矆娓氣偓楠炴牠顢曢妶鍌氫壕婵ḿ鍘у▍宥団偓瑙勬磻閸楁娊鐛崶顒夋晢濠电姴鎳夐崑鎾诲锤濡や胶鍙嗛梺缁樻礀閸婂湱鈧熬鎷�婵犵數濮烽弫鎼佸磻閻愬搫鍨傞柛顐f礀缁犱即鏌熺紒銏犳灈缁炬儳顭烽弻銊╂偆閸屾稑顏�
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > LDO负载调整率问题

LDO负载调整率问题

时间:10-02 整理:3721RD 点击:
pad到pin之间的电阻,约为50m欧姆(也有可能偏离这个值),这电阻在300mA负载条件下,有没有可能引起负载调整率问题?

仿一下。一般认为100mOhm

肯定会有,如果你多做个PAD,多打一根线的话是可以去除它的影响的 。

谢谢回复,po要求负载调整率在0.7%左右,但现在流片回来超过了1%,而且后仿和psrr测试都正常,psrr低频为56db,这个值基本可以确定环路增益没问题了,现在怀疑是pad到pin之间的电阻引起,请问各位高手,大家有没有遇到这种情况,谢谢!

围观留名~

1mm的线径为1mil(25um)的金线电阻大约为30m欧姆;你可以结合你的封装算一下。

50mOhm肯定不止的,一般要100m,所以问题可能实在电阻上!
100m×300m=30mV,这个是起码的压降

谢谢关注,忘了说,我们芯片已经用了两个pad链接到pin,所以总的电阻大概就50m欧姆左右

闂傚倸鍊峰ù鍥敋瑜忛幑銏ゅ箛椤旇棄搴婇梺褰掑亰閸犳帡宕戦幘鎰佹僵妞ゆ劑鍨圭粊顕€姊洪棃娑欘棞闁稿﹤娼¢獮濠傗堪閸喎浠虹紒鍓у钃遍柣蹇撳暣濮婄粯鎷呯粵瀣秷閻庤娲樺玻鎸庣缁嬪簱鏋庨柟鐐綑娴狀參鎮峰⿰鍛暭閻㈩垱顨婇幃锟犲即閵忥紕鍘撻梺鍛婄箓鐎氼剟寮搁妶澶嬬厸闁逞屽墴閹囧醇濞戞鐩庨梻浣告惈閸婃悂鎮樺┑瀣垫晜妞ゆ挾濮崑鎾斥枔閸喗鐝梺绋款儏鐎氫即宕洪姀鈩冨劅闁靛ǹ鍎抽娲⒑閸濆嫬鏆婇柛瀣崌閺岋綁骞樼捄琛℃瀰濠殿喖锕ㄥ▍锝夊箟閹绢喖绀嬫い蹇撴搐閻掑姊绘担鍛婂暈闁哄被鍔庨幑銏ゅ箛閻楀牆浠奸梺缁樺灱婵倝寮查幖浣圭叆闁绘洖鍊圭€氾拷

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top