微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > verilog-A建模中的问题

verilog-A建模中的问题

时间:10-02 整理:3721RD 点击:
我用verilog-A 编了一个锁相环模型,设计输入晶振模块的参考频率是+/-1伏的方波,但是仿真的时候的波形老是不对,开始半个周期是1v,后来就是200mv左右的锯齿波。(图见附件)
这是晶振代码的主要部分
@(timer(t)) begin
n=!n;
t=t+Tc/2; end
V(ref)<+transition((n?v1:v0),td,tr,tf);
大家看问题到底出在哪啊?(上面的模块是对照一个例子写的,对verilog-A还不是很熟)

数学不好 去玩建模就是个噩梦啊
LZ可以指教一下我不 ,我正好也要做锁相环的建模

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top