微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 请教关于数字冗余

请教关于数字冗余

时间:10-02 整理:3721RD 点击:
以两步式结构为例,想做8位,为了精度,可能考虑5+5,然后通过冗余最终做到8位。那这个之间用什么方法处理?有无参考文献可以推荐?谢谢

什么东西都说不清楚
飘过...

不好意思,是这样的。如果是冗余一位的话用全加器可以实现。但是假如设计的时候冗余了2位,或者更多位(这样是不是能够使精度做得更高?)比如实际想做8位,但是实际先多做一点,比如10位,然后怎么处理最终还是得到八根线输出?

没见过这样的,你再看看书。

general realationship:
stage1_digital_output*stage1_gain+stage2_digital_output

我见过的有两种方法:
一种方法是,有两位错位相加;
另一种方法是一位错位相加,得到9为的输出,然后把最后一位舍去,只取前8位,有人把这个方法叫做truncation。
不知道小编遇到的是哪一种情况呢?

6# fengtang2332
非常感谢!

6# fengtang2332
非常感谢!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top