微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 关于级联放大器自动校零,急!

关于级联放大器自动校零,急!

时间:10-02 整理:3721RD 点击:
我在做一个比较器,采用三级前置放大器加锁存器结构,在每级放大器之间加电容来实现自动校零。但是在做hspice仿真的时候,只能看到加电容前(也就是第一级)的输出是正确的,之后的几级因为有电容隔离,输入没有变化。输入用了AC也一样,若问应该怎么处理?感激不尽啊~

use cap to auto zero in multistage, you need use clk to control the sequency ~

我不懂芯片里面的,只是用过运放的级联,级联之间要用电容来实现隔直通交,也就是你说的自动校零,只接电容是不行的,电容后面得用个电阻到地,组成一个高通电路,电阻电容的值决定了高通的截止频率,不知道对芯片里面是否有用

光有电容,直流电压不确定,需大电阻设置直流工作点

二楼的正解,需要时钟配合,在采样阶段将运放的输入输出短接,储存offset,同时输入设置共模电压。否则你直接级联过去是没有dc通路的,就没有dc工作点了。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top