微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 采保电路SFDR的问题

采保电路SFDR的问题

时间:10-02 整理:3721RD 点击:
我做的一个100MS/S采样保持电路的SFDR随输入信号频率变化较大, 最好的情况是输入信号频率为45MHZ左右处, SFDR达到90dB, 最差的情况是30MHZ左右的地方, SFDR只有78dB, 总之低频和高频情况比较好, 中间差一些, 各位有没有遇到过这种情况啊

多少bit 的S/H
如果是10b 的,78dB 也不错了。 THD多少?

就是10位, THD 75.7dB

performance 太好了。有点over design
12b THD 啊, 你看到的90dB SFDR 只是正好而已。如果你改了FFT number, 估计会不一样SFDR.不要太在意,已经足够了

我用的FFT number是1024 , 不知道合适不

我用32pt 或者64pt.
1024太浪费时间了

谢谢楼上大哥指点

看看,学习

弱弱问一句,小编作sfdr分析用的是voutp,还是差分之后的信号voutp-voutn?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top