微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 求教关于vco

求教关于vco

时间:10-02 整理:3721RD 点击:
如何在保持VCO调谐线形度的条件下降低Kvco? 有相关的文章讨论这个吗?

1。用PN 结varactor比MOS的线性度好
2。增加输出幅度能够提高KV线性,但是功耗加大

那怎么样减小Kvco呢?我看很多论文上是直接在LC tank 上并联一个固定电容,但这样使VCO的线性度变差吧?不知道还有其他的方法减小Kvco吗? 
我知道你是谁了,你是huangmo师兄?

在振荡并联一个固定电容的目的是因为可变电容的值越大时其Q值越低,应小心使用可变电容,不可用其构成回路的全部电容。
至于减小Kvco,最有效的办法是使用开关电容网络

开关电容阵列减小Kvco本质上还是并联了固定电容,而且在开关电容都关断的时候Kvco还是和没有开关电容阵列一样的。 还有采用开关电容阵列之后 Kvco会有较大变化,这个变化如何补偿呢?

我明白你的意思了
如果做开关电容阵列,每条Kv曲线的斜率肯定是不一样的,我想应该没什么办法,你从原理上分析一下就知道了。当然如果带宽不大,调谐曲线比较少,Kv变化是不会太大的。
我觉得在做PLL设计的时候要留出足够的余量来。对于宽带VCO和PLL而言,为了保持环路带宽一致,一般都会在Kv改变的同时改变charge pump的电流。

BTW,你是LYT吗?怎么改名字了。

呵呵,谢谢了。没其他的方法的话,那我就用varactor加固定电容,再加开关电容阵列来实现tank部分的电容了。
我不是LYT,我是hu-zhg上个月还去你们公司面试过的。 呵呵。

进来看看,学习一下

那我就用varactor加固定电容,再加开关电容阵列来实现tank部分的电容了。
通常都是这么做的,难道还有更好的方法?
至于不要变化太大,可以参考复旦唐长文他们做的方法:http://rfic.fudan.edu.cn/Publications.htm
A Fully Integrated 1.175-to-2GHz Frequency Synthesizer with Constant Bandwidth for DVB-T Applications

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top