微波EDA网,见证研发工程师的成长! 2025濠电姴鐥夐弶搴撳亾濡や焦鍙忛柣鎴f绾惧潡鏌熸潏鍓х暠缂佺媭鍨堕弻銊╂偆閸屾稑顏�03闂傚倸鍊搁崐椋庣矆娓氣偓楠炴牠顢曢敂钘変罕闂佺粯鍔曢幖顐ょ不椤栫偞鐓ラ柣鏇炲€圭€氾拷17闂傚倸鍊搁崐椋庣矆娓氣偓楠炴牠顢曢敃鈧粣妤佺箾閹存瑥鐏╃紒鐙€鍨堕弻銊╂偆閸屾稑顏� 闂傚倸鍊搁崐椋庣矆娓氣偓楠炴牠顢曢妶鍌氫壕婵ḿ鍘у▍宥団偓瑙勬磻閸楁娊鐛崶顒夋晢濠电姴鎳夐崑鎾诲锤濡や胶鍙嗛梺缁樻礀閸婂湱鈧熬鎷�婵犵數濮烽弫鎼佸磻閻愬搫鍨傞柛顐f礀缁犱即鏌熺紒銏犳灈缁炬儳顭烽弻銊╂偆閸屾稑顏�
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 请问单端输出运放的Vos问题?

请问单端输出运放的Vos问题?

时间:10-02 整理:3721RD 点击:
我现在有一个折叠共源共栅运放,叫OTA更合适,因为没有buffeer。
电路的连接方式是:最上层的PMOS的栅极接到了与输出节点对称的地方(high swing),其他3层MOS的栅极的偏置由偏置电路提供。
现在需要仿真Vos,请问:
1)Vos定义为输入和输出都是0的时候,输出与0的偏差,再则算回来即为Vos。故这个概念是否只针对双端输入,双端输出运放?
2)如果(1)答案是否,则是否应该假定Vinp=Vinn=Vdd/2,再看输出与Vdd/2的差值,再折算回来得Vos?
3)在我的折叠共源共栅电路中,由于输出节点的对称性,输出节点的电压肯定高于Vdd/2啊。Vos是否不适用OTA啊。
很基础的问题,望大虾不吝赐教。

等大侠指点,呵呵。

Vos分两种,Vos,inVos,out

In case of single-ended Opamp, you can define it as (2), but
1, the inputs are not necessary to be at VDD/2, you can just set the inputs equal, or set to input common mode voltage.
2, About the output, for maxium margin it is usually to compare with VDD/2.But in my opinion, It depends on your application. In case, say your input common mode volatge of the following circuits is not at VDD/2, it is better to campare with the input Vcom instead of VDD/2 .

闂傚倷娴囬褏鎹㈤幇顔藉床闁归偊鍠掗崑鎾愁潩椤愩垹绁梺闈涙閸婂潡骞婂⿰鍫熷仺缁剧増蓱閻忓啴姊绘担绛嬫綈鐎规洘岣挎禍绋库枎閹炬潙浠悷婊呭鐢鎮¢弴銏$厓闁告繂瀚弸銈夋煛閳ь剟鎮ч崼娑楃盎闂佸搫鍊搁悘婵嬵敂椤撶姭鍋撳▓鍨珮闁稿瀚伴崺銏℃償閵娿儳顓洪梺鍝勫暊閸嬫捇鏌i幘璺衡枅婵﹨娅i幉鎾礋椤忓洤鐒婚梻浣告啞閺屻劎鎹㈤幇鐗堝仼闁绘垼濮ら弲鎼佹煥閻曞倹瀚�

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top