微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > pll 锁定速度

pll 锁定速度

时间:10-02 整理:3721RD 点击:
采用电荷泵结构的PLL,由于PLL的输入参考频率只有2M,导致带宽很小,这个低通滤波电容就很大,达到nf级。
不知道大家有什么好的想法?改进速度与电容值。

采用快锁技术
在锁定前,使用大的LOOPBANDWIDTH, 快锁定或锁定后,转到正常的BANDWIDTH,具体的可以用可变的CHARGE PUMP电流和可变的LPF.被动为主动很多书上都会讲到,有很多方法.

谢谢,长见识了。
不知道可有什么好的jpaper共享一下。

如果你做PLL的,去看SHUKE LIU 的一本PLL书,里面会引用到一些论文

参考频率可以大一些啊,难道你这个是整数结构的?

即使是2M的ref,BW也可有200K左右。
不知道你的应用是什么?
如果是frac-N,那就更不是问题了。

对这种做法,我有个疑虑。
当你switch CP 电流 或者 LF components,VCO 的tuning voltage 也会跳变,那样的话,还要再settle一次。而且,两次BW差的越多,tuning voltage变化越大,重新锁定的时间也越长。所以基本上,我觉得没有太多好处。

thanks you

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top