微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > TLV320AIC3256主动降噪问题

TLV320AIC3256主动降噪问题

时间:10-02 整理:3721RD 点击:

我们使用TLV320AIC3256做蓝牙主动降噪耳机,目前存在一个功耗无法达到要求的问题,先说明一下工作方式:蓝牙输出单端信号,左右声道分别从TLV320AIC3256的IN1_L和IN1_R进。降噪麦克风也是单端信号,分别从IN3_L和IN3_R进。蓝牙音频信号进入IN1_L和IN1_R后走旁路直接到HPL和HPR的,麦克风信号路径:IN3_L/IN3_R->Mic PGA->ADC->DSP->DAC->HPL/HPR,我们没有用到I2S信号,主时钟从MCLK进入。

现在发现的问题是:Page 0 / Register 30: Clock Setting Register 12, BCLK N Divider这个寄存器控制BCLK的分频,如果把BCLK N Divider powered down,功耗会降低3-5mA,但是完全没有降噪效果,powered up就有降噪,但是我们没有用I2S,也没有用BCLK,这个引脚时悬空的,理论上关掉这个分频器对降噪没有影响,请教一下这个是什么原因?

对于不用的信号输入脚, 最好不要悬空, 给个固定电平. 比如接地.

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top