微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 求推荐一款I2S接口的DAC,简单,便宜,低功耗,直推耳机。。还有一大群关于I2S接口的问题不太明白

求推荐一款I2S接口的DAC,简单,便宜,低功耗,直推耳机。。还有一大群关于I2S接口的问题不太明白

时间:10-02 整理:3721RD 点击:

求推荐一款I2S接口的DAC,简单,便宜,低功耗,直推耳机。。

我的上位机输出的I2S的LRCLK=48khz,MCLK=6.144mhz,SCK=3.07Mhz,bits=24,电压3.8V。。

输出准备加RC滤波就直接接耳机了,不再加运放,请问有好的芯片推荐么?

另外关于I2S我有些疑问不太明白,

1.MCLK(SCKI)的是LRCLK的倍频的倍率是固定的么?我在很多手册上看到有64/128/256等等等等,这个是由I2S主机任意决定的么?

2.什么时候MCLK是必须的,什么时候是可有可无的,什么时候是一定不能加的呢?我在使用PCM5102的时候,接了MCLK反而没有声音,但是不接MCLK也没有声音,要先接MCLK,然后拔掉才有生意,这又是为什么呢?

3.关于LRCLK = fs采样率这个大概明白清楚了,还有一个叫SCK(BCK)的是等于fs采样率×bits采样位数×声道数 是这样的么?

4.如果3成立,那通过测LRCLK就能得到采样率,而再测SCK就可以通过计算知道采样位数,再测MCLK就能得到倍频的倍率,这些参数这样计算正确么?

5.I2S是不是有很多种模式?有什么LJ,RJ,I2S,DSP,PCM很多种,LJ,RJ,I2S通过时序我已经明白了,但DSP和PCM是什么呢?

6.还是关于MCLK倍频的问题,我看手册上有一个表格,纵坐标是LRCLK的频率(fs),横坐标是倍频的倍率,而表格中有很多格子是划掉的,那些划掉的格子是不是说在这个LRCLK的频率下,MCLK是不能支持某些倍频的倍率?

7.接问题5和问题6,此外,有些格子被注释成This system clock rate is supported by PLL mode.,那个PLL又是什么?还有些格子被分为高速/一般/低速,这个是根据什么来分类的呢?

你可以考虑一下 PCM 系列器件。

http://www.ti.com.cn/lsds/ti_zh/audio-ic/audio-dac-product.page

pcm我试过5102/1770/1771。。存在上述问题,不知道是哪儿出的问题

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top