求助:transmitter driver 设计解决方案!
时间:10-02
整理:3721RD
点击:
设计一个transmitter driver,可以将FPGA 3.3V IO 输出信号转换成规格如下的单端信号,之前考虑过使用T型电阻网络衰减网络得到需要信号,但是感觉这样rise/fall time不好控制到需要的范围,有没有什么更加好的解决方案?
- amplitude:1.125V(±6%)
- rise/fall time: 300ns~900ns
- bit rate:300KHz
- 输出阻抗zDriver:51Ω(±40%)
- 可以输出高阻
要求的速度并不高,是不是普通的逻辑电路加阻容衰减就能实现,比如常见的 HC125 系列。