微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > LMX2594鉴相泄露和参考泄露问题

LMX2594鉴相泄露和参考泄露问题

时间:10-02 整理:3721RD 点击:

根据DATASHEET上的原理图 画了一块LMX2594的测试板, 用的100MHz晶振,50MHz鉴相,输出2G时,鉴相频率泄露杂散只有57dBc  参考泄露也只有60多dbc,远低于datasheet上给的,采取了三个措施后发现均无变化,第一 环路滤波器的滤波电容和电阻加大了, 第二 VCO单独供电   第三 增加或减小输入参考信号的功率,因为之前都是用HITTITE的,对TI的PLL不熟悉,特此请教 哪些寄存器配置会影响这个指标?有的话能不能发一个参考配置,  或者硬件上 假如是串扰过来的  哪个管腿供电对此指标比较敏感,感激不尽

按照这个链接上的原理图和测试结果对一下

http://www.ti.com/lit/ug/snau210/snau210.pdf

另外,用TICS软件生成寄存器和仿真性能

你好,按照你给的链接这个上面调整了下有些电容的值,现在50M的鉴相泄露杂散有了一些提升 有82dBc, 现在发现远端还有很多 间隔50M的杂散 这个该怎么解决呢

            我在使用LMX2594时,也发现了该问题。主信号两端的参考杂散还能通过调整滤波器进行一些抑制,但远端的解决不了。

请问,整数边界杂散抑制有什么办法提高到-55dBc以下呢。比如200M鉴相频率,输出10000.01MHz,如何抑制距离主信号10KHz的杂散。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top