微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > LVTH245输出1HZ信号出现回沟问题

LVTH245输出1HZ信号出现回沟问题

时间:10-02 整理:3721RD 点击:

 电路如下所示(其中一路):B端与FPGA连接,A端各路连接至光耦。(经过buffer信号的频率均为1Hz)

                                                                                图1

                                                                                图2

测试一、

测试图2中6脚的信号(示波器不限制带宽、阻抗选择50欧姆)如下图所示:信号幅度依然没有3.3V-0.2V=3.1V,且信号上升沿处有过冲和回沟。这个回沟低于2.0V的判决电平,导致接收端不能识别。

测试二、

测试图2中6脚的信号(示波器制带宽20M、阻抗选择50欧姆)如下图所示:信号上升沿没有过冲和回沟。信号幅度依然没有3.3V-0.2V=3.1V

测试三、

按照datasheet手册的测试电路连接,去掉上面电路中的光耦,示波器贷款不限制,阻抗50Ω,如下图所示:

图中红圈部分为测试点:从下面的测试波形看,有很大的提高。至少回沟高于2.0V。

疑问点:

1、首先从限制带宽就可以把回沟和过冲去掉,说明存在干扰(震荡?信号反射?),如果是的话,电路上怎么解决?如果不是,真正的原因是什么?

2、为什么LVT245这个buffer当示波器的阻抗设置为50Ω的时候,输出信号幅度只有2.5V左右;当示波器的阻抗设置为1MΩ的时候,输出信号幅度就可以达到VCC-0.2V左右;而实际我们信号传输的阻抗是50Ω,这怎么解释呢?

3、以上电路设计是否有什么缺陷?

请大神不吝赐教,小弟不胜感激!

建议您可以先测SN74LVT245B的输入和输出信号,再与光耦的输出信号做对比,确认是否是信号经过光耦后产生的干扰。对于SN74LVT245B,您的电路没有问题。

请先确认输入信号是否就存在干扰。

输入没问题,是由FPGA直接送出的信号。查阅datasheet,Iomax=32mA,我测试端阻抗匹配为Rs=50Ω,这样计算电平V=Iomax*Rs=1.6V,这很符合我测试的现象,是不是说明LVT245驱动能力不足以驱动50Ω?还有为什么输出端的电压达不到Voh?谢谢!

Voh输出Vcc-0.2V是Ioh=-100uA的测试条件下得到的,换句话说,Voh是和负载有关的,负载越大,Voh越小,像Ioh=100uA的测试条件,说明这类器件的输出达不到电源轨,即使是空载或者轻载条件,输出最大也是Vcc-0.2V。 当Io=32mA时,输出Voh(min)=2V。 

好的。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top