微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > ADC12J4000时钟设计

ADC12J4000时钟设计

时间:10-02 整理:3721RD 点击:

我们的需求是使用ADC12J4000实现4GHz采样,ADC12J4000的采样率为输入时钟频率,参考板上使用了TRF3765+LMK04828,使用TRF3765作为LMK04828的时钟输入,看了LMK04828的资料,发现其输入时钟的最大频率为3100MHz,那么这个方案是无法实现4GHz采样的。是这样吗?

如果这样的话,有没有另外的方案可用于ADC12J4000的时钟方案呢?

求大神解惑。

您理解错了,EVM板上是采用TRF3765 产生ADC12J4000的4G采样时钟DEVCLK,而LMK04828是给SYSRE和FPGA提供参考时钟的。

您可以按照EVM板的方案进行设计。

谢谢。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top