微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 关于 TLK110 的 CLKOUT 在 RESET 或是 POWER DOWN 的电平问题(急!)

关于 TLK110 的 CLKOUT 在 RESET 或是 POWER DOWN 的电平问题(急!)

时间:10-02 整理:3721RD 点击:

您好!

由于 TLK110 的 datasheet 无 CLKOUT 的详细介绍,因此这里想跟贵司确认一下 CLKOUT 的电平问题。

RMII MODE:

1. 当有源晶振的 EN 被拉低时,时钟输出管脚被 disable,此时 CLKOUT 为低。

2. 当 POWER DOWN 管脚拉低时,发现 CLKOUT 仍然可以输出 50MHz 有源晶振的时钟。

3. 当 RESET 被拉低时,此时 CLKOUT 为低。

当前 CLK_OUT 与 MAC 的一个 GPIO (外部有加上拉电阻)连接,而该 GPIO 会涉及 MAC 启动模式的确定。要求 MAC 在重启后,该 GPIO 初始需为高电平。

请帮忙看下,我们应该如何控制 TLK110 使得 MAC 在上电时 CLK_OUT 不会将该 GPIO 拉低。

期待您尽快回复,谢谢!

CLKOUT可以是3.3V,可以是2.5V也可以是1.8V,是由VDDIO决定的。

CLKOUT在RMII模式时输出50MHz时钟信号,现将它与GPIO接一起,不用来作为其他时钟输入参考源?

Hi Kailyn,

1.VDDIO 是连接的 3.3V.

2.CLKOUT 是输出参考时钟给 MAC 的 GPIO,但是该 GPIO 同时也是 MAC 启动的 strap pin.

   当前的 CLKOUT 确实会对 MAC 的启动模式有影响。

   目前的解决办法是使用 MAC 芯片来控制 50M 有源晶振的使能端,当 MAC 重启时该有源晶振都默认关闭, MAC 芯片的应用程序跑起来之后再打开该晶振。同时改为将 XI 作为参考时钟输出给该 GPIO,不再使用 CLKOUT 作为参考时钟的输出。

请帮忙确认下之前列出的三种情形下的 CLKOUT 的输出是否正确。

注:CLKOUT 接至 GPIO(内部有上拉)的走线上串联了 470R 的电阻,并有外接 2.2K 的上拉电阻。

谢谢!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top