微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 用DP83848+FPGA(内核)搭建EtherCAT以太网通信硬件电路

用DP83848+FPGA(内核)搭建EtherCAT以太网通信硬件电路

时间:10-02 整理:3721RD 点击:

前期,我们用DP83848+FPGA(IP核)搭建POWERLINK以太网通信硬件电路,现在领导根据需求更换为EtherCAT以太网通信,请问在原有的硬件基础上需要做哪些改动?(专指DP83848 PHY电路这一块)

急求,望解答,谢谢!

EtherCAT的主站目前主要是基于高性能CPU的方案。除了高性能CPU以外,还需要实时操作系统的支持。因为如果操作系统不实时,无法保证EtherCAT的实时性。

http://www.deyisupport.com/blog/b/tidesigns/archive/2014/08/01/10-ethercat.aspx

ptp授时这块你解决了吗?我们正在做这块,想找外协合作开发呢

ptp授时这块你解决了吗?我们正在做这块,想找外协合作开发呢

您可以参考下DP83848I EVM 原理图,请参考这个链接:http://www.ti.com/lit/df/snlr022/snlr022.pdf

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top