微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > CDCE913芯片的PLL最高输出100M

CDCE913芯片的PLL最高输出100M

时间:10-02 整理:3721RD 点击:

按照网友的这个寄存器进行配置,前一个数值为寄存器地址,后一个数值为写入值,不过配置完发现不是网友说的PLL为200.45M,而是100M。

我按照我项目的需要进行配置PQRN四个值后,发现最高PLL也是100M,是不是我们哪个寄存器的写入值是不对的呢?请大家鉴定下

2,0xb4, //2  10110100  

3,0x01, //3  0x01

4,0x02, //4  00000010

5,0x28, //5  00101000

6,0x40, //6  0x40

0x14,0x6d, //14  01101101

0x15,0x02, //15  00000010

0x16,0x06, //16  0 0x06 //P2div=6

0x17,0x07, //17  0 0x07 //P3div=7

0x18,0x00, //18  0x00 //PLL状态0不用,写缺省值

0x19,0x40, //19  0x40

0x1a,0x02, //1a  0x02

0x1b,0x08, //1b  0x08

0x1c,0xbc, //1c  0xbc //PLL状态1,写NRQP值  N"=0xbc7,R=0x45,Q=0x1d,P=2,

0x1d,0x72, //1d  0x72 //将这4个数按二进制位排好,后面在加两位构成32位4个字节。

0x1e,0x2b, //1e  0x2b

0x1f,0xab, //1f  0xab //PLL输出范围>175MHz, 1f最后2位=11b

http://www.ti.com.cn/product/cn/CDCE913/toolssoftware,您可以通过我们的软件来调试。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top